一种多路时域交织数据转换器的前台时间误差校正电路

    公开(公告)号:CN112564703A

    公开(公告)日:2021-03-26

    申请号:CN202011529532.6

    申请日:2020-12-22

    Abstract: 本发明公开了一种多路时域交织数据转换器的前台时间误差校正电路,降采样通道数据抽取电路可将信号传输数据降低至通道采样速率,抽取数据通过过零点检测电路判断每相邻通道转换数据之间是否存在过零点,预归一电路可去掉通道间的非差异部分,留下通道间差异信息作为通道间时间误差信息。误差信息经累加器和步长调节电路收敛至通道时间误差值后经泰勒一阶展开校正电路对含有通道时间误差的原始转换信号进行校正。且本结构增加了均方差检测电路,以判断电路是否收敛到可靠精度。本发明采用过零点统计技术,且可根据实际情况调节步长参数,平衡收敛时间和收敛精度,增加校正系统灵活性,实现了多通道时域交织转换器通道时间误差校正。

    一种超高速低抖动多相位时钟电路

    公开(公告)号:CN106849942B

    公开(公告)日:2020-10-16

    申请号:CN201611245726.7

    申请日:2016-12-29

    Abstract: 本发明公开了一种超高速低抖动多相位时钟电路。该电路包括输入时钟恢复与占空比调整模块、鉴相器模块、电荷泵及环路滤波器模块、可变延时线模块、时钟偏移误差校准模块、分频模块,鉴相器模块检测参考时钟和反馈时钟间的相位关系,并相应输出“UP”或“Down”脉冲电平到电荷泵,电荷泵和环路滤波器把鉴相器输出的脉冲转化为低频直流控制电平,控制延时链的延时量,用来调整两时钟间的相位差。当两时钟达到同步时,鉴相器输出锁定信号。可变延时线由多个相同的子延时单元串行接在一起组成,可以得到多相位时钟。时钟偏移误差校准模块采用多相位时钟信号匹配校准技术来降低时钟偏移误差。该时钟电路可以满足在高频应用中对时钟信号的苛刻要求。

    一种可调增益的高速高精度比较器电路

    公开(公告)号:CN110995215A

    公开(公告)日:2020-04-10

    申请号:CN201911295939.4

    申请日:2019-12-16

    Abstract: 本发明公开了一种可调增益的高速高精度比较器电路,包括偏置电路、前置预放大器、两级再放大器、Latch锁存器、FUSE电路、偏置电路和时钟电路。前置放大器将差分模拟微小信号识别并放大,得到初次放大的模拟电压信号输出给两级再放大器进行放大;Latch锁存器将两级再放大器的输出信号锁存;时钟电路为Latch锁存器提供时钟信号;FUSE电路可调整偏置电路的静态工作状态,改变输出电流,调整偏置电路的输出电压,进而调整前置放大器和两级再放大器的增益、带宽。本发明采用FUSE修调技术,可以根据实际情况,调整高速高精度比较器的性能指标,提高比较器电路的灵活性,实现了自适应带宽和增益调整。

    一种自适应宽带锁相环电路
    26.
    发明公开

    公开(公告)号:CN109639272A

    公开(公告)日:2019-04-16

    申请号:CN201811533513.3

    申请日:2018-12-14

    CPC classification number: H03L7/18 H03L7/085 H03L7/093 H03L7/099

    Abstract: 本发明涉及一种自适应宽带锁相环电路,包括自适应驱动器、第一电压‑电流转换器、电荷泵、环路滤波器、自适应驱动器,将锁相环输出时钟与参考时钟的相位差累积,得到粗调控制电压,并将粗调控制电压输出至第一电压‑电流转换器;第一电压‑电流转换器,将粗调控制电压转换成粗调控制电流;电荷泵,采用粗调控制电流的镜像电流作为电流源,根据输出时钟相比输入参考时钟的超前相位差信号“UP”和滞后相位差信号“DOWN”,把电荷泵入到环路滤波器或者将电荷从环路滤波器泵出,输出压控振荡器的控制电压信号VCTRL。本发明锁相环电路拓宽了锁相环的输出频率范围,缩短了捕获时间,可应用于高速模数转换器的时钟电路和高速串行接口电路。

    一种用于多通道时间交织模数转换器的采样时钟产生电路

    公开(公告)号:CN103944568B

    公开(公告)日:2017-06-13

    申请号:CN201410141378.3

    申请日:2014-04-08

    Abstract: 本发明涉及一种用于多通道时间交织模数转换器的采样时钟产生电路,由多相位时钟产生模块、占空比恢复电路和通道选择模块构成,其中多相位时钟产生模块产生多通道数模转换器所需的多相位时钟信号,同时对多相位时钟信号的相位误差进行补偿,保证模数转换器通道间的采样时钟的准确性;占空比恢复电路将多相位时钟产生模块产生的多相位时钟进行边沿调整操作,即进行占空比恢复,输出的多相位时钟信号作为采样保持电路的采样时钟信号;通道选择模块接收外部串口写入的控制码,判断需要的内部通道数,并控制内部通道的开启和关断,同时根据控制码来选择多相位脉冲模块内部多相位时钟,以实现不同通道选择下采样时钟地生成。

    一种用于折叠内插型模数转换器的失调自动消除电路

    公开(公告)号:CN102291139B

    公开(公告)日:2013-10-02

    申请号:CN201110069353.3

    申请日:2011-03-22

    Abstract: 一种用于折叠内插型模数转换器的失调自动消除方法。失调自动消除模块由预输入产生电路、补偿产生电路以及相关控制逻辑电路组成。失调自动消除模块产生准确的失调补偿,并作用到模数转换器的输入。在进行失调自动消除时,模数转换器输入端不接收外部输入;而是控制预输入信号产生电路产生一组模拟信号,作为模数转换器的输入。再对模数转换器比较器的输出进行处理,以判断当前的补偿是否合理。并按照一定的调整方式对补偿进行调整,最终得到可消除模数转换器失调的准确补偿。在模数转换器工作时,将所得到的补偿作用在模数转换器的输入,从而消除模数转换器中存在的失调,提高模数转换器的精度。

Patent Agency Ranking