-
公开(公告)号:CN102832342A
公开(公告)日:2012-12-19
申请号:CN201210342947.1
申请日:2012-09-14
Applicant: 中国科学院上海微系统与信息技术研究所
IPC: H01L45/00
CPC classification number: H01L45/06 , H01L45/1226 , H01L45/1233 , H01L45/1253 , H01L45/126 , H01L45/144 , H01L45/16 , H01L45/1608
Abstract: 本发明提供一种含有TiSiN材料层的相变存储单元及其制备方法,所述相变存储单元包括相变材料层和位于其下方的下电极,所述相变材料层和下电极之间由一TiSiN材料层连接,所述下电极包括一底部和一与该底部连接的片状侧部,所述片状侧部垂直于所述底部,形成刀片结构,所述片状侧部的顶端与所述TiSiN材料层接触。本发明采用退火增加电极晶粒尺寸从而降低整体器件电阻,并在所述下电极顶端形成TiSiN材料层从而减小有效操作区域。将本发明的相变存储单元应用于相变存储器中,具有低功耗、高密集度和高数据保持能力的优点。
-
公开(公告)号:CN101478030B
公开(公告)日:2012-08-29
申请号:CN200910045870.X
申请日:2009-01-23
Applicant: 中国科学院上海微系统与信息技术研究所
Abstract: 本发明涉及包含夹层的相变存储器单元及制作方法,其特征在于在电极材料层与相变材料层之间添加单质金属夹层的结构,所述的单质金属夹层的厚度小于10nm。所述的添加单质金属夹层为下述三种结构中的任一种:①单质金属夹层位于下电极层和相变材料层之间;②单质金属夹层位于相变材料层和上电极层之间;③单质金属的第一夹层位于下电极层和相变材料层之间,单质金属的第二夹层位于相变材料层和上电极层之间,且第一夹层和第二夹层的单质金属组分和厚度可相同或不相同,由于夹层的引入能够提高相变材料的结晶速度、降低相变材料的熔点,与传统的相变存储器结构相比,包含夹层的相变存储器具有较高编程速度和较低的编程功耗。
-
公开(公告)号:CN102623484A
公开(公告)日:2012-08-01
申请号:CN201110033252.0
申请日:2011-01-30
Applicant: 中国科学院上海微系统与信息技术研究所
IPC: H01L27/24 , H01L21/822
Abstract: 一种相变存储器的选通二极管阵列及其制备方法,所述制备方法包括:在P型半导体衬底表面进行离子注入,退火生成重掺杂的N型半导体层;在重掺杂的N型半导体层的表面进行外延生长,形成本征半导体层;进行刻蚀工艺以形成用于隔离字线的第一沟槽;在第一沟槽内进行沉积以形成作为相邻字线之间隔离的第一隔离层;再进行刻蚀工艺以形成第二沟槽;在第二沟槽内进行沉积以形成第二隔离层;在本征半导体层内进行离子注入以形成选通二极管;字线的宽度至少为选通二极管的宽度的一倍以上;形成位于字线之上的字线引出电极。相较于现有技术,本发明可以提高选通二极管驱动电流以及降低串扰电流,确保存储器读写操作的一致性和稳定性。
-
公开(公告)号:CN102593350A
公开(公告)日:2012-07-18
申请号:CN201110020727.2
申请日:2011-01-18
Applicant: 中国科学院上海微系统与信息技术研究所
IPC: H01L45/00
CPC classification number: H01L45/1253 , G11C13/0004 , H01L45/06 , H01L45/1233 , H01L45/144 , H01L45/16 , H01L45/1625 , H01L45/1683
Abstract: 本发明提供一种相变存储单元及其制作方法,所述相变存储单元除半导体衬底、第一电极层、相变材料层、第二电极层和引出电极之外,还包括用于避免所述相变材料层在化学机械抛光工艺中过度腐蚀的高阻材料层,所述高阻材料层的阻值至少为所述相变材料层的阻值的十倍及以上,可以避免相变材料层在化学机械抛光工艺中过度腐蚀的现象,提高相变存储单元的存储性能和成品率。
-
-
公开(公告)号:CN102412179A
公开(公告)日:2012-04-11
申请号:CN201010289920.1
申请日:2010-09-21
Applicant: 中国科学院上海微系统与信息技术研究所
IPC: H01L21/762 , H01L45/00
CPC classification number: H01L21/76205 , H01L21/76224 , H01L27/0814
Abstract: 本发明公开了一种双浅沟道隔离的外延二极管阵列的制备方法,该方法首先在衬底上形成重掺杂的第一导电类型区域和高掺杂的第二导电类型区域,生长外延层,然后通过深沟道刻蚀形成二极管阵列字线间的隔离和垂直于深沟道方向的浅沟道刻蚀形成位线间的隔离,最后在深沟道和浅沟道隔离围成的区域通过离子注入的方法形成独立的二极管阵列单元。本发明还提出了基于上述双浅沟道隔离的外延二极管阵列的相邻字线和位线间串扰电流的抑制方法。本发明可用于二极管驱动的高密度大容量存储器,如相变存储器、电阻存储器、磁性存储器和铁电存储器等;其方法与传统的CMOS工艺完全兼容,二极管阵列在外围电路形成之前完成,其热制程不会造成外围电路的漂移,解决了实现高密度、大容量、嵌入式相变存储器的技术难题。
-
公开(公告)号:CN101935596B
公开(公告)日:2011-12-07
申请号:CN201010281508.5
申请日:2010-09-14
Applicant: 中国科学院上海微系统与信息技术研究所
Abstract: 本发明提供了一种相变材料抛光后清洗液,包括至少两种氧化剂、表面活性剂、金属防腐抑制剂、酸性介质和去离子水;以清洗液总重量为基准,上述组分的重量百分比为:氧化剂总量0.01-10wt%,表面活性剂0.01-4wt%,金属防腐抑制剂0.0001-20wt%,酸性介质0.2-30wt%,余量为去离子水。本发明提供的抛光后清洗液,通过采用两种以上氧化剂的协同作用,大大提高了硫系化合物相变材料GexSbyTe(1-x-y)的抛光后清洗效率,其残留去除速率大大提高,可达9-70nm/min。
-
公开(公告)号:CN101436607B
公开(公告)日:2011-11-16
申请号:CN200810207813.2
申请日:2008-12-25
Applicant: 中国科学院上海微系统与信息技术研究所
IPC: H01L27/24 , H01L21/822 , G11C16/02 , G11C11/56
Abstract: 本发明揭示一种电阻转换存储器及其制造方法,该电阻转换存储器包括选通单元及数据存储单元;选通单元采用肖特基二极管;所述肖特基二极管包括至少一层含锑材料层、至少一层半导体层;数据存储单元包括至少一层含锑材料层。本发明存储器中含锑金属不仅作为电阻转换的存储介质,而且作为肖特基二极管中的金属层,甚至可以作为存储器芯片中的导电位线。本发明还提出了多种制造基于含锑金属(或合金)的电阻转换存储器的方法,有望在获得高密度、低成本的固态存储器的竞争中获得较大优势。
-
公开(公告)号:CN1832050B
公开(公告)日:2011-09-21
申请号:CN200610023827.X
申请日:2006-02-10
Applicant: 中国科学院上海微系统与信息技术研究所
Abstract: 本发明涉及一种电学测量过程中实现探针针尖与相变存储器器件单元纳米电极可靠接触的方法,其特征在于将测试探针和待测样品串联到一外围直流电路中,缓慢调节探针升降旋钮,先粗调后细调,当探针针尖和样品表面接触时,外围直流电路导通,串接在直流回路中的报警器报警,表明针尖与样品已经接触上,可以进行样品的电学性能测量;具有有效地保护样品,避免纳米电极和相变材料被针尖划伤甚至扎穿,造成上、下电极短路;可以保护针尖本身,避免压力过大使针尖翘曲、变形,甚至断裂;可以实现低温、高温或其它环境下探针与电极的可靠接触。
-
公开(公告)号:CN102148329A
公开(公告)日:2011-08-10
申请号:CN201110026033.X
申请日:2011-01-24
Applicant: 中国科学院上海微系统与信息技术研究所
IPC: H01L45/00
Abstract: 本发明揭示了一种电阻转换存储器结构及其制造方法,该电阻转换存储器结构,包括:多个选通单元和多个电阻转换存储单元;其中,每一个选通单元对应两个电阻转换存储单元;所述电阻转换存储单元包括上电极、下电极和夹在所述上、下电极之间的存储材料;所述存储材料与上、下电极的接触面积不等;所述下电极周围包覆有绝缘材料,下电极形成于该绝缘材料的夹缝中,其在垂直下电极表面方向的投影为条形,条形的长宽比大于3∶1;并且所述存储材料部分或者全部嵌在所述绝缘材料之中。本发明的存储器结构具有较高的密度、较低的功耗以及较为简单的工艺,因此在器件的性能和成本上都具有明显的优势。
-
-
-
-
-
-
-
-
-