-
公开(公告)号:CN106021171A
公开(公告)日:2016-10-12
申请号:CN201610299347.X
申请日:2016-05-06
Applicant: 东南大学—无锡集成电路技术研究所
CPC classification number: G06F15/7882 , G06F21/72
Abstract: 本发明公开了一种基于大规模粗粒度可重构处理器的SM4‑128的密钥扩展实现方法及系统,该系统包括可重构处理器、微处理器、系统总线;所述可重构计算阵列包括可重构计算阵列块,可重构计算阵列块包括可重构阵列运算行、写端口运算行选择器、读端口运算行选择器;所述微处理器通过系统总线分别与配置控制模块的配置与控制接口,可重构处理器的输入先入先出寄存器组连接,所述输入先入先出寄存器组连接可重构计算阵列,可重构计算阵列连接输出端连接可重构处理器,输出端连接可重构处理器通过系统总线与微处理器连接。本发明针对SM4‑128密钥扩展方法,通过将多轮迭代在可重构处理器中部分展开和中间结果数据缓存的方式进行优化和加速。
-
公开(公告)号:CN105827223A
公开(公告)日:2016-08-03
申请号:CN201610098736.6
申请日:2016-02-23
Applicant: 东南大学 , 东南大学—无锡集成电路技术研究所
IPC: H03K17/687 , H01L29/78
CPC classification number: H01L29/78 , H03K17/687 , H01L29/7818
Abstract: 本发明公开了一种集成自举的高压驱动芯片及其工艺结构,巧妙地利用高压电平移位电路中通过集成工艺实现的寄生的高压二极管对自举电容进行充电,高压电平移位电路的电源端为高侧浮动电源VB,参考地为浮动电压PGD。PGD由自举控制电路进行控制,VB和PGD之间设有第一寄生二极管和第二寄生二极管,自举控制电路由高侧信号和低侧信号控制,当低侧输出信号LO为高电平且高侧输出信号HO为低电平,或者当低侧输出信号LO为低电平且高侧输出信号HO为低电平时,自举控制电路的输出PGD为高电平VCC,VCC通过第一寄生二极管和第二寄生二极管对外部自举电容进行单向充电。本发明充电速度快、充电效率高、电路结构简单、成本低。
-
公开(公告)号:CN119300432A
公开(公告)日:2025-01-10
申请号:CN202411378111.6
申请日:2024-09-30
Applicant: 东南大学 , 东南大学—无锡集成电路技术研究所
Abstract: 一种基于拓展导电沟道的常关型碳化硅高压JFET器件及制备方法,器件包括在N型衬底上生长P型外延与N型漂移区,在N型漂移区内有P型埋层,第一,第二P型阱掺杂区,第一N型阱掺杂区,第一与第二N型高掺杂区,第一与第二P型高掺杂区,在第二P型高掺杂区内有氧化层与辅助反型金属,在N型漂移区上方设有氧化层介质,刻蚀氧化层介质引出源、漏、栅金属电极。制备方法包括获取衬底,衬底上生长外延层,外延层上生长漂移区,高能离子注入形成P型埋层,在漂移区中进行离子注入形成不同类型掺杂阱与高掺杂,在第二P型阱掺杂区刻蚀生长氧化层淀积反型辅助金属电极并构成拓展导电结构,生长层间介质,刻蚀,淀积金属形成源、漏、栅电极。
-
公开(公告)号:CN119133229A
公开(公告)日:2024-12-13
申请号:CN202411293152.5
申请日:2024-09-14
Applicant: 东南大学 , 东南大学—无锡集成电路技术研究所
IPC: H01L29/778 , H01L29/06 , H01L23/373
Abstract: 本发明公开了一种高散热的蓝宝石基异质结半桥器件,包括:衬底,由第一缓冲层、第一沟道层、第一异质结沟道、第一势垒层、第一金属源电极、第一金属漏电极、第一金属栅电极构成的低测区,由第二缓冲层、第二沟道层、第二异质结沟道、第二势垒层、第二金属源电极、第二金属漏电极、第二金属栅电极构成的高测区,由绝缘介质层和导热介质层构成的沟槽区;本发明通过沟槽区将器件体内的热量导出,能够提高器件的散热性能。
-
公开(公告)号:CN114785123B
公开(公告)日:2024-11-15
申请号:CN202210144249.4
申请日:2022-02-17
Applicant: 东南大学 , 东南大学—无锡集成电路技术研究所
Abstract: 本发明公开了一种应用于恒定导通时间COT控制的锁频控制系统及方法,通过在不同的Vout和Vin下改变Ton,就可以实现不同功况下稳态的定频。主要应用但不局限于Buck变换器,应用范围包括所有恒定导通时间控制,例如CMCOT控制,IQCOT控制以及V2控制。本方法不需要增加额外的采样电路,通过数字控制器每个时钟周期迭代运算实现非定频控制算法的稳态定频,实现了输出电压AVP窗口值的精确设计,确保输出电压的精度。
-
公开(公告)号:CN114567190B
公开(公告)日:2024-11-15
申请号:CN202210199567.0
申请日:2022-03-02
Applicant: 东南大学 , 东南大学—无锡集成电路技术研究所
Abstract: 本发明公开了一种用于同步整流控制器的相位补偿方法,包括:针对一典型同步整流控制电路,设置一采样回路,所述该采样回路包括:直流电压源VCC、补偿电阻Rc、二极管D1、补偿电感Lc;通过调整所述补偿电感Lc和所述补偿电阻Rc的时常数,使得其等于该典型同步整流控制电路中的寄生电感Ls和RDS的时常数,用以消除超前相位,其中,RDS为同步整流功率管的导通电阻。本发明提出的方法可以结合集成电路的设计,使得流过补偿电感的电流很小,对电感的要求不高,普通的贴片电感即可。
-
公开(公告)号:CN118485128A
公开(公告)日:2024-08-13
申请号:CN202410600483.2
申请日:2024-05-15
Applicant: 东南大学 , 东南大学—无锡集成电路技术研究所
IPC: G06N3/084 , G06N3/063 , G06N3/0464
Abstract: 本发明公开了一种面向边缘端异构设备部署深度卷积神经网络在线学习的计算图优化方法,包括以下步骤:S100:提取目标算法的前传和反传静态计算图;S200:针对前传和反传计算图进行计算图优化。反向传播计算图优化范式包括:反传计算图BN层融合、反传算子的计算重构、激活函数反传算子融合、轻量算子重计算等优化方式;S300:考虑边缘异构设备有限的全局内存,进行内存占用优化:根据优化器的种类以及张量的生命周期,进行张量的in‑place更新,并调整算子的执行顺序,复用相应的张量内存空间。本发明通过优化前反传的计算图,有效优化了计算与访存效率,提高深度卷积神经网络在线学习在端侧设备的部署效率。
-
公开(公告)号:CN118137837A
公开(公告)日:2024-06-04
申请号:CN202410267196.4
申请日:2024-03-08
Applicant: 东南大学 , 东南大学—无锡集成电路技术研究所
Abstract: 本发明公开了一种应用于Buck变换器的自适应变频电路,包括功率级模块、误差信号产生模块、PWM比较模块和载波调节模块。功率级模块用于实现Buck变换器的主要功能,负责将直流输入电压Vin转换为所需幅值的稳定的直流输出电压Vout。误差信号产生模块通过比较采样电压与基准电压的差值,生成误差电压,并进一步处理误差电压以调节PWM信号的占空比。PWM比较模块将误差信号产生模块生成的误差电压与载波调节模块产生的锯齿波信号进行比较,生成控制MOS管导通或关断的PWM信号。载波调节模块接收和处理滤波器的输出AP和误差电压err,并通过有限状态机调节载波信号r。当检测到滤波器输出AP和误差电压err超出设定阈值时,决定系统的状态。在稳态下,输出频率和峰值固定的载波信号;在暂态下,载波信号的频率和峰值会响应输入信号的变化而动态调整。
-
公开(公告)号:CN118100649A
公开(公告)日:2024-05-28
申请号:CN202410273376.3
申请日:2024-03-11
Applicant: 东南大学 , 东南大学—无锡集成电路技术研究所
Abstract: 本发明公开了一种应用于多相Buck电路的高动态控制方法,包括以下步骤:误差信号err由参考电压信号Vref减去多相Buck电路连接到负载上的输出电压信号Vo得到,并输入到稳态通路和瞬态通路中;稳态通路采用PID控制,输出稳态控制信号Vc;ViL为电感电流采样信号,利用电感电流无法突变的原理生成;将电感电流信号ViL与误差信号err作为瞬态通路的输入;首先,ViL经过线性带通滤波器BP filter进行处理,输出高频段信号ViL_HP;误差信号err与带通滤波器输出信号ViL_HP相减,得到瞬态输出控制信号V1作为瞬态通路的输出;最后,将瞬态输出控制信号V1与PID控制的输出稳态控制信号Vc相加得到补偿环路的总输出信号Vd;再使用补偿环路的总输出信号Vd得到PWM信号控制开关管导通或截止。本发明采用定频PWM控制,并通过引入一个瞬态通路与稳态通路共同组成控制环路,旨在改善开关电源对大负载跳变量和高负载跳变速率的瞬态响应。
-
公开(公告)号:CN114157147B
公开(公告)日:2023-08-15
申请号:CN202111439240.8
申请日:2021-11-30
Applicant: 东南大学 , 东南大学—无锡集成电路技术研究所
Abstract: 本发明公开了一种高功率密度的自激式降压变换器辅助电源电路。该辅助电源包括:降压主回路(1)、复位驱动电路(2)、限流保护电路(3)、稳压电路(4);其中,降压主回路(1)的输入端接限流保护电路(3),降压主回路(1)的输出端接稳压电路(4),稳压电路(4)的输出端即输出电压(Vout)接负载(Load),限流保护电路(3)的输入端接输入电压(Vin2);复位驱动电路(2)的一端接限流保护电路(3),另一端接输出电压(Vout)。本发明解决了现有自激式降压变换器功率密度低、接受输入电压不够宽泛、工作频率不够高、输出纹波高、噪声高的问题,同时也实现了过压保护和过流保护以及自适应软启动的功能。
-
-
-
-
-
-
-
-
-