半导体装置
    11.
    发明公开
    半导体装置 审中-实审

    公开(公告)号:CN116189731A

    公开(公告)日:2023-05-30

    申请号:CN202211481210.8

    申请日:2022-11-24

    Abstract: 提供了一种半导体装置,该半导体装置包括:校准码生成器电路,其被配置为根据外部条件的变化生成校准码;第一驱动器电路,其被配置为输出具有通过校准码控制的阻抗值的数据信号;加重控制电路,其被配置为利用数据信号生成加重数据信号,并且根据操作频率改变校准码,以生成加重码;和第二驱动器电路,其被配置为以通过加重码控制的阻抗值输出加重数据信号。

    存储设备以及用于校准该设备和制造该设备的方法

    公开(公告)号:CN116092540A

    公开(公告)日:2023-05-09

    申请号:CN202211128836.0

    申请日:2022-09-16

    Abstract: 一种方法包括:使用初始上拉代码和初始下拉代码测量第一上拉电路、第二上拉电路、第三上拉电路、第一下拉电路、第二下拉电路和第三下拉电路的线性度,第一上拉电路、第二上拉电路和第三上拉电路中的每一个上拉电路具有基于相应的上拉代码而确定的相应的电阻值,并且第一下拉电路、第二下拉电路和第三下拉电路中的每一个下拉电路具有基于相应的下拉代码而确定的相应的电阻值,以及基于测量结果确定校准设置指示器,该校准设置指示器指示包括第一上拉电路、第二上拉电路、第三上拉电路、第一下拉电路、第二下拉电路和第三下拉电路在内的发送驱动器的校准方法。

    半导体器件以及包含该半导体器件的存储器件

    公开(公告)号:CN115938410A

    公开(公告)日:2023-04-07

    申请号:CN202210995669.3

    申请日:2022-08-18

    Abstract: 一种半导体器件包括:误差放大器,被配置为接收输出节点的电压和参考电压;翻转电压跟随器(FVF)电路,被配置为接收误差放大器的输出并将输出节点的电压保持在参考电压;以及偏置电流控制电路,被配置为接收第一模式信号至第三模式信号、基于第一模式信号至第三模式信号控制流过FVF电路的偏置电流的幅度、基于第一模式信号控制第一幅度的偏置电流、基于第二模式信号控制小于第一幅度的第二幅度的偏置电流、以及基于第三模式信号控制小于第二幅度的第三幅度的偏置电流。

    低压差稳压器和包括低压差稳压器的存储器件

    公开(公告)号:CN115705065A

    公开(公告)日:2023-02-17

    申请号:CN202210529631.7

    申请日:2022-05-16

    Abstract: 公开了一种低压差稳压器和包括低压差稳压器的存储器件,所述低压差稳压器包括:第一电阻器;第一晶体管,包括与所述第一电阻器的第一端连接的栅极端子、与电源电压端子连接的源极端子以及与第一节点连接的漏极端子;运算放大器,包括输出端子以及分别与参考电压和所述第一节点连接的输入端子;第二晶体管,包括与所述运算放大器的所述输出端子连接的栅极端子、与所述第一节点连接的源极端子以及与第二节点连接的漏极端子;第三晶体管,包括与所述第一电阻器的第二端连接的栅极端子、与所述电源电压端子连接的源极端子以及与第三节点连接的漏极端子;以及电流源,连接在所述第二节点与地电压端子之间。

    存储器封装和包括存储器封装的存储设备

    公开(公告)号:CN114512470A

    公开(公告)日:2022-05-17

    申请号:CN202111317541.3

    申请日:2021-11-08

    Abstract: 一种存储器封装,包括:封装基板,包括重分布层和连接到重分布层的接合焊盘,重分布层包括多个信号路径;缓冲器芯片,安装在封装基板上并包括与多个存储器通道对应的多个芯片焊盘;以及多个存储器芯片,堆叠在封装基板上并被划分为与多个存储器通道对应的多个组,其中,多个存储器芯片中的第一组存储器芯片通过第一布线连接到多个芯片焊盘中的第一芯片焊盘,并且其中多个存储器芯片中的第二组存储器芯片通过第二布线和多个信号路径中的至少一部分信号路径连接到多个芯片焊盘中的第二芯片焊盘。

    存储器设备和存储器系统
    17.
    发明公开

    公开(公告)号:CN114446376A

    公开(公告)日:2022-05-06

    申请号:CN202111200481.7

    申请日:2021-10-14

    Abstract: 一种存储器设备包括:多相时钟发生器,产生多个分频时钟信号;第一纠错块,接收多个分频时钟信号中的第一分频时钟信号;第一数据多路复用器,发送对应于第一分频时钟信号的第一最低有效位数据;第二纠错块,接收第一分频时钟信号;以及第二数据多路复用器,发送对应于第一分频时钟信号的第一最高有效位数据。第一纠错块接收第一最低有效位数据,并校正第一最低有效位数据的切换时间。第二纠错块接收第一最高有效位数据,并校正第一最高有效位数据的切换时间。

    生成多电平信号的方法和基于多电平信号发送数据的方法

    公开(公告)号:CN114078504A

    公开(公告)日:2022-02-22

    申请号:CN202110922990.4

    申请日:2021-08-12

    Abstract: 提供了生成多电平信号的方法和基于多电平信号发送数据的方法。生成具有彼此不同的三个或更多个电压电平中的一个电压电平的多电平信号的方法包括:执行第一电压设置操作,在第一电压设置操作中,第一电压间隔和第二电压间隔被调整为彼此不同的,其中,第一电压间隔表示第一对相邻的电压电平之间的差,第二电压间隔表示第二对相邻的电压电平之间的差;执行第二电压设置操作,在第二电压设置操作中,电压摆幅宽度被调整,电压摆幅宽度表示所述三个或更多个电压电平之中的最低电压电平与最高电压电平之间的差;以及基于包括两个或更多个位的输入数据、第一电压设置操作的结果以及第二电压设置操作的结果,生成作为多电平信号的输出数据信号。

    具有加性等待时间的半导体器件

    公开(公告)号:CN102157200A

    公开(公告)日:2011-08-17

    申请号:CN201010549883.3

    申请日:2010-11-15

    Inventor: 金梁基 崔桢焕

    CPC classification number: G11C7/22 G11C7/222 G11C2207/2272

    Abstract: 一种半导体器件接收与存储器存取操作对应的命令并且在加性等待时间期间之后执行该存储器存取操作。该加性等待时间期间在接收命令时开始。该半导体器件包括:相位控制器,用于控制时钟信号的相位并输出相控时钟信号;以及控制器,用于产生并输出用于在加性等待时间期间中的预定时间使能被禁止的相位控制器的控制信号。

    同时双向输入/输出电路
    20.
    发明授权

    公开(公告)号:CN100339802C

    公开(公告)日:2007-09-26

    申请号:CN03159821.8

    申请日:2003-09-25

    Inventor: 崔桢焕

    CPC classification number: H04L5/1423 H04L25/061

    Abstract: 公开了一种用于检测位于具有两个节点的双向数据通道上的数据的数据检测器。数据通道上的数据是置于两个节点的数据通道上的数据的组合。在第一节点的数据检测器将从数据通道接收的数据与多个基准电压进行比较。哪个基准电压用于比较是由在第一节点的数据通道上的数据的状态而定。通过将来自数据通道的数据与不只一个基准电压进行比较,能检测到具有约50%的摆幅容限的数据,以致其比传统电路更少受噪声、功率或其他干扰的影响。还公开了用于检测数据的方法。

Patent Agency Ranking