一种浮体动态随机存储器的单元结构及其制作工艺

    公开(公告)号:CN101771052B

    公开(公告)日:2011-08-03

    申请号:CN200910200965.4

    申请日:2009-12-25

    Inventor: 肖德元 王曦 陈静

    CPC classification number: H01L29/7841 G11C11/404 G11C2211/4016 H01L27/10802

    Abstract: 本发明公开了一种浮体动态随机存储器的单元结构及其制作工艺。其结构包括位于埋层氧化层上的P型半导体区、位于P型半导体区上的N型半导体区以及位于N型半导体区上的栅极区,N型半导体区、P型半导体区四周设有电隔离区。利用隔离的浮体栅二极管作存储节点,通过带与带间的隧道穿透,电子在浮体积聚定义为第一种存储状态;通过PN结正向偏置,电子从浮体发射出去或者空穴注入到浮体,定义为第二种存储状态;这两种状态造成浮体栅二极管(N+/P+)正向开启电压的差异,通过电流的大小可以感知。本发明是一种高效低功耗高密度栅二极管(N+/P+)浮体存储器单元,具备制作工艺简单、集成密度高、成本低廉及可靠性高等优点。

    一种具有扩展型沟槽的DRAM结构及其制作方法

    公开(公告)号:CN101997000A

    公开(公告)日:2011-03-30

    申请号:CN201010264004.2

    申请日:2010-08-24

    Abstract: 本发明公开了一种具有扩展型沟槽的DRAM结构及其制作方法,该结构包括NMOS晶体管和与其源极相连的沟槽电容器,该沟槽电容器包括半导体衬底、交替排列的N型SiGe层和N型Si层、沟槽、电介质层和多晶硅层,沟槽位于交替排列的N型SiGe层和N型Si层内,深入至半导体衬底,其侧壁剖面为梳齿形,交替排列的N型SiGe层和N型Si层作为沟槽电容器的下极板,电介质层位于沟槽内壁表面,多晶硅层填充于沟槽内作为沟槽电容器的上极板;在交替排列的N型SiGe层和N型Si层之上还制备有P型Si层,所述NMOS晶体管制作于该P型Si层上。本发明方法用掺杂和外延技术交替生长N型SiGe层和N型Si层并用选择性刻蚀制作出梳齿形的侧壁,改进了DRAM中深槽式电容器的结构,简化了制作工艺。

    抑制浮体效应的SOIMOS器件结构的制作方法

    公开(公告)号:CN101916726A

    公开(公告)日:2010-12-15

    申请号:CN201010220198.6

    申请日:2010-07-06

    CPC classification number: H01L29/78654 H01L29/78612

    Abstract: 本发明公开了一种抑制SOI浮体效应的MOS结构的制作方法。本发明方法制作的SOI MOS结构,其有源区包括:体区、N型源区、N型漏区、重掺杂P型区;其N型源区由硅化物和与之相连的N型Si区两部分组成;所述重掺杂P型区位于硅化物与绝缘埋层之间,并分别与硅化物、体区、绝缘埋层及浅沟槽隔离结构相接触。制作时先通过离子注入的方法形成重掺杂P型区,再在源区的部分表面形成一层金属,通过热处理使金属与其下的Si材料反应生成硅化物。本发明通过硅化物与下方的重掺杂P区形成欧姆接触,释放SOI MOS器件在体区积累的空穴,从而抑制SOI MOS器件的浮体效应,并具有不增加芯片面积,制造工艺简单与常规CMOS工艺相兼容等优点。

    一种用于氮化镓外延生长的图形化衬底材料

    公开(公告)号:CN1828913A

    公开(公告)日:2006-09-06

    申请号:CN200610023694.6

    申请日:2006-01-26

    Inventor: 孙佳胤 陈静 王曦

    Abstract: 本发明涉及一种用于氮化镓外延生长的衬底材料,其特征在于(1)所述的材料为绝缘体上的硅材料或具有单晶硅—绝缘埋层—单晶硅的三层复合结构的衬底材料;(2)顶层的硅被刻蚀成独立的硅岛且硅岛下面保留一部分的绝缘埋层;硅岛各平行边之间的垂直距离小于外延氮化镓厚度的两倍;硅岛下面绝缘埋层剩余部分的截面积S2小于硅岛面积S1/4,而大于S1/25;本发明的图形化衬底材料具有大尺寸、低成本优点,可提高吸收异质外延的应力,提高外延生长的GaN晶体的质量。

Patent Agency Ranking