-
公开(公告)号:CN111209714B
公开(公告)日:2023-09-15
申请号:CN202010037199.0
申请日:2020-01-14
Applicant: 飞腾信息技术有限公司
IPC: G06F30/3312 , G06F30/392 , G06F115/06
Abstract: 本发明提供了一种片上系统敏感信号线的时序优化装置,包括:设置于敏感信号线周围的电源屏蔽线,所述电源屏蔽线的电源端与片上系统的电源电路的输出端连接;其中,所述敏感信号线为所述片上系统进行静态时序分析时时序违例路径上的信号线。本发明能在不影响信号线周边不需要做优化的路径的情况下,控制信号线的传播延迟,完成信号线的时序优化,提高片上系统的时序优化效率。
-
公开(公告)号:CN116049044B
公开(公告)日:2023-06-23
申请号:CN202310309557.2
申请日:2023-03-28
Applicant: 飞腾信息技术有限公司
IPC: G06F13/10 , G06F1/3287
Abstract: 本申请提出一种pcie设备控制方法、计算机设备及片上系统,该方法应用于片上系统,所述片上系统包括根复合体RC设备以及与所述RC设备连接的上游设备,所述RC设备包括至少一个根端口,所述方法包括:在所述RC设备的第一根端口被关闭的情况下,所述上游设备向所述RC设备发送第一指令,所述第一指令中携带有第一状态信息,所述第一状态信息用于表征所述第一根端口被关闭。通过该方法能够使片上系统各方确认RC设备的根端口关闭,从而能够降低系统功耗。
-
公开(公告)号:CN116028430B
公开(公告)日:2023-06-13
申请号:CN202310309556.8
申请日:2023-03-28
Applicant: 飞腾信息技术有限公司
Abstract: 本申请提出一种pcie设备扫描方法及片上系统,该方法应用于片上系统,所述片上系统包括根复合体RC设备,以及连接于所述RC设备的上游设备,所述方法包括:所述RC设备接收来自所述上游设备的第一访问请求,所述第一访问请求用于请求所述RC设备的第一根端口是否连接有pcie设备的响应信息;所述RC设备在确认所述第一根端口被关闭的情况下,向所述上游设备发送第一响应信息,所述第一响应信息表示所述第一根端口未连接有pcie设备。采用该方法能够在RC设备的根端口关闭的情况下,实现正常的pcie设备扫描处理逻辑。
-
公开(公告)号:CN110569596B
公开(公告)日:2023-05-23
申请号:CN201910845557.8
申请日:2019-09-02
Applicant: 飞腾信息技术有限公司
IPC: G06F30/39
Abstract: 本发明提供了一种片上系统的混合时钟树结构,片上系统的时钟主干路径上的多个门控单元位于所述片上系统时钟结构的中心位置,所述多个门控单元包括沿时钟信号传播方向依次设置的第一级门控单元和第二级门控单元以及第三级门控单元,各级门控单元的输出端口均设有H‑tree,所述第一级门控单元和所述第二级门控单元的输出端口处均以其输出端口为根节点形成有多叉树时钟树。本发明可以根据时钟结构和负载情况,灵活的在时钟的不同分支门控之后建立规模相对较小的多棵H‑tree,在局部负载较小的时钟树分支上基于多叉树的方案产生时钟树,使得多叉树产生的时钟树长度小于同层次之下H‑tree的时钟延迟,使得整个时钟树的延迟达到最短。
-
公开(公告)号:CN114925386A
公开(公告)日:2022-08-19
申请号:CN202210828602.0
申请日:2022-07-15
Applicant: 飞腾信息技术有限公司
Abstract: 本申请提供一种数据处理方法、计算机设备、数据处理系统及存储介质,应用于计算技术领域,该方法包括如下步骤:封装并发送MSI报文,MSI报文中包括指示报文的安全属性的第一字段,通过第一字段确定MSI报文相应的安全属性,进而可以通过安全属性实现不同中断请求的差异化处理,因此,本方法通过第一字段指示MSI报文的安全属性,不仅可以实现不同中断报文的针对性设计,同时还可实现对不同中断请求的差异化处理,有助于提高中断处理的安全性。
-
公开(公告)号:CN114911726A
公开(公告)日:2022-08-16
申请号:CN202210828682.X
申请日:2022-07-15
Applicant: 飞腾信息技术有限公司
IPC: G06F13/362 , G06F21/57 , G06F21/85
Abstract: 本发明提供了一种数据传输方法、相关装置、系统及计算机可读存储介质,其中,应用于复合根RC设备的数据传输方法包括:RC设备接收上游设备下发的访问请求,访问请求携带有安全属性信息,安全属性信息用于表示访问请求的访问权限;RC设备将访问请求下发给挂载在RC设备上的下游设备,以使下游设备通过与安全属性信息匹配的执行环境来响应访问请求。基于此,可以实现安全属性信息在RC设备的上游设备和下游设备之间传递,进而不仅可以使得重要的下游设备响应访问请求的执行环境为安全的执行环境,实现重要的下游设备的安全隔离,而且可以使得其他下游设备响应访问请求的执行环境为普通的执行环境,进而可以实现不同下游设备的差异化管理。
-
公开(公告)号:CN113449331B
公开(公告)日:2021-12-17
申请号:CN202111017737.0
申请日:2021-09-01
Applicant: 飞腾信息技术有限公司
Abstract: 本公开提供了微处理器、数据处理方法、电子设备和存储介质。微处理器,包括:密码引擎单元,被配置为执行密码算法;控制单元,与所述密码引擎单元相连接,其中所述控制单元被配置为:接收多个访问请求,所述多个访问请求分别来自多个执行环境;响应所述多个访问请求中的一个访问请求,以指示所述密码引擎单元执行密码算法。本公开的微处理器可以避免分别来自不同执行环境的多个访问请求之间的冲突。
-
公开(公告)号:CN111177996A
公开(公告)日:2020-05-19
申请号:CN202010002981.9
申请日:2020-01-02
Applicant: 天津飞腾信息技术有限公司
IPC: G06F30/392 , G06F30/398 , G06F119/18
Abstract: 本发明公开了一种优化集成电路可制造性的特殊图形规避方法,所述集成电路后端流程包括设计数据输入,布图规划,布局,时钟树综合和布线五个基本步骤,在上述步骤完成后,对生成的集成电路版图进行分析,查找出芯片制造厂商制造成功率低于预设阈值的图形,并根据所述图形决定相关联标准单元在特定放置方向上不能相邻;然后根据后端流程步骤布线route完成后提取出来的版图图形结果,将形成的单元限制文件增补到设计数据输入init阶段的工艺厂商提供的文件列表里,重新进行设计数据的读入,接着重新进行整个后端的设计流程。本发明不需要修改工艺厂商以及EDA工具厂商所提供的工艺制造相关的文件,也不需要补充EDA工具厂商新的文件格式。
-
公开(公告)号:CN110569596A
公开(公告)日:2019-12-13
申请号:CN201910845557.8
申请日:2019-09-02
Applicant: 天津飞腾信息技术有限公司
IPC: G06F17/50
Abstract: 本发明提供了一种片上系统的混合时钟树结构,片上系统的时钟主干路径上的多个门控单元位于所述片上系统时钟结构的中心位置,所述多个门控单元包括沿时钟信号传播方向依次设置的第一级门控单元和第二级门控单元以及第三级门控单元,各级门控单元的输出端口均设有H-tree,所述第一级门控单元和所述第二级门控单元的输出端口处均以其输出端口为根节点形成有多叉树时钟树。本发明可以根据时钟结构和负载情况,灵活的在时钟的不同分支门控之后建立规模相对较小的多棵H-tree,在局部负载较小的时钟树分支上基于多叉树的方案产生时钟树,使得多叉树产生的时钟树长度小于同层次之下H-tree的时钟延迟,使得整个时钟树的延迟达到最短。
-
公开(公告)号:CN108958649A
公开(公告)日:2018-12-07
申请号:CN201810475132.8
申请日:2018-05-17
Applicant: 天津飞腾信息技术有限公司
CPC classification number: G06F3/0622 , G06F3/0653 , G06F3/0679 , G06F21/78
Abstract: 本发明公开了一种用于存储系统的安全隔离方法及装置,方法实施步骤包括截获片上网络对存储系统的读写请求并判断读写请求是否合法,合法则继续发送读写请求并等待及缓存响应报文;否则丢弃读写请求并生成响应报文,最终将具有相同响应通道编号的响应报文按照读写请求的发起顺序返回给片上网络;装置包括时钟转换单元和安全隔离装置,安全隔离装置包括控制寄存器单元、片上网络接口模块、写请求过滤单元、读请求过滤单元以及存储系统接口模块。本发明能够将存储系统划分出安全域并设置访问条件,只有满足访问条件的请求才能访问安全域、不满足访问条件请求将被阻塞,实现了存储系统的安全隔离,具有硬件实现代价小、扩展性好、结构简单、易于实现的优点。
-
-
-
-
-
-
-
-
-