处理系统、相关集成电路、设备和方法

    公开(公告)号:CN116204473A

    公开(公告)日:2023-06-02

    申请号:CN202211534369.1

    申请日:2022-11-29

    IPC分类号: G06F13/40 G06F13/42

    摘要: 本公开的实施例涉及处理系统、相关集成电路、设备和方法。在一实施例中,处理系统包括:多个存储元件,每个存储元件包括锁存器或触发器且被配置为接收包括数据位的写入请求并将所接收的数据位存储到锁存器或触发器;非易失性存储器,其被配置为存储多个存储元件的数据位;硬件配置电路,其被配置为从非易失性存储器读取数据位并生成写入请求以便将数据位存储到存储元件;以及硬件电路,其被配置为依据存储到多个存储元件的第一存储元件的锁存器或触发器的逻辑电平而改变操作。其中,第一存储元件包括另一锁存器或另一触发器,并且被配置为响应于写请求将所接收的数据位的反相版本存储到另一锁存器或另一触发器。

    双功率流设备中的重置及安全状态逻辑生成

    公开(公告)号:CN116185162A

    公开(公告)日:2023-05-30

    申请号:CN202211505280.2

    申请日:2022-11-28

    IPC分类号: G06F1/3234 H03K19/0175

    摘要: 本公开涉及双功率流设备中的重置及安全状态逻辑生成。一种电子设备,包括:第一功率域;第二功率域;第三功率域,其中在通电期间,第三、第二和第一功率域被配置为顺序地被通电,其中在待机退出期间,第一、第二和第三功率域被配置为顺序地被通电;在第一、第二和第三功率域之间提供受控信号传输的隔离路径,其中每个隔离路径包括在隔离路径的输入功率域和输出功率域之间的隔离电路;以及在第一功率域中的控制电路,其中对于每个隔离路径,该控制电路被配置为生成用于隔离电路的隔离控制信号,其中隔离电路被配置为启用或禁用沿着隔离路径的信号传输。

    用于数据传输的方法和设备

    公开(公告)号:CN110677231B

    公开(公告)日:2023-04-11

    申请号:CN201911126736.2

    申请日:2015-12-28

    IPC分类号: H04L7/00

    摘要: 本披露涉及源同步链路的时钟通道上的数据。一种源同步数据传输系统包括数据传输装置和数据接收装置。专用数据线将数据信号从该数据传输装置承载至该数据接收装置。专用时钟线将调制时钟信号从该数据传输装置承载至该数据接收装置。该数据传输装置包括时钟数据驱动器,该时钟数据驱动器被配置成用于通过对该调制时钟信号的振幅进行调制来将数据编码到该调制时钟信号中。从而,该源同步数据传输系统的该时钟线承载该时钟信号和附加数据。

    低功率晶体振荡器
    94.
    发明公开

    公开(公告)号:CN115833753A

    公开(公告)日:2023-03-21

    申请号:CN202211136084.2

    申请日:2022-09-19

    发明人: A·库玛 N·贾因

    IPC分类号: H03B5/36 H03B1/00

    摘要: 本公开的各实施例涉及低功率晶体振荡器。一种具有高功率部分和低功率部分的低功率晶体振荡器电路。使用高功率部分使振荡初始化。一旦晶体处于稳定振荡下,电路就会切换到低功率部分并且继续长时间操作。

    具有低功率同步电路装置的设备及相关方法

    公开(公告)号:CN115826677A

    公开(公告)日:2023-03-21

    申请号:CN202211054195.9

    申请日:2022-08-30

    IPC分类号: G06F1/12 G06F15/163

    摘要: 本公开涉及具有低功率同步电路装置的设备及相关方法。一种设备包括与第一时间域相关联的输入数据线和与第二时间域相关联的输出数据线。同步电路装置被耦合在输入数据线和输出数据线之间。同步电路装置被时钟生成电路装置生成的同步时钟信号驱动。时钟生成电路装置被耦合到输入数据线和同步电路装置。在操作中,时钟生成电路装置检测多个输入数据线上的信号转换。时钟生成电路装置基于检测到的转换、第一时间域的时钟信号和第二时间域的时钟信号生成驱动同步电路装置的同步时钟信号。

    包括用于误差校正电路的响应管理器的存储器架构

    公开(公告)号:CN109726030B

    公开(公告)日:2023-02-10

    申请号:CN201811277573.3

    申请日:2018-10-30

    IPC分类号: G06F11/07

    摘要: 本公开涉及包括用于误差校正电路的响应管理器的存储器架构。存储器包括接收数据分组的误差校正电路系统,输出指示在数据分组中存在或不存在可校正误差的可校正误差标志,并输出指示在数据分组中存在或不存在不可校正误差的不可校正误差标志。若可校正误差标志指示可校正误差存在,可用性模式中操作的响应管理器生成指示可校正误差存在的输出,且若不可校正误差标志指示不可校正误差存在,生成指示不可校正误差存在的输出。覆盖模式中,若可校正误差标志指示可校正误差存在,响应管理器生成指示可校正误差潜在地存在、但是应当被当作不可校正误差来处置的输出,且如果若不可校正误差标志指示不可校正误差存在,生成指示不可校正误差存在的输出。

    电机/控制器认证系统
    99.
    发明公开

    公开(公告)号:CN115700993A

    公开(公告)日:2023-02-07

    申请号:CN202210867881.1

    申请日:2022-07-22

    摘要: 本公开的实施例涉及电机/控制器认证系统。在此描述了一种电动机驱动系统,该电动机驱动系统包括至少一个功率相线,被配置为用于生成驱动信号并且将该驱动信号提供给该至少一个功率相线的外部控制器,以及电动机电子器件。电动机电子器件包括耦合在至少一个功率相线和至少一个电动机端子之间的至少一个开关,以及被内部控制器,内部控制器配置为与外部控制器协作以在外部控制器与内部控制器之间执行认证过程。所述外部控制器还被配置为响应于所述认证过程的成功而使所述至少一个开关将所述至少一个功率相线电耦合到所述至少一个电动机端子。

    低功率和快速存储器复位
    100.
    发明公开

    公开(公告)号:CN115620768A

    公开(公告)日:2023-01-17

    申请号:CN202210817905.2

    申请日:2022-07-12

    摘要: 本公开的各实施例涉及低功率和快速存储器复位。一种存储器复位方法包括:对存储器阵列的位线进行预充电,在复位节点处断言信号以移除预充电电压,以及选择与位线相关联的写入驱动器,位线与包括待复位的存储器单元的存储器阵列的列相关联;其中在复位节点处断言信号还导致将期望的逻辑状态施加到所选择的写入驱动器的输入,以使那些所选择的写入驱动器改变与那些写入驱动器相关联的位线的逻辑状态。方法继续断言与存储器的、包含待复位的存储器单元的行相关联的每个字线,以在单个时钟周期期间将期望的逻辑状态写入到存储器的列和行的、待复位的所有存储器单元,并且然后解除断言那些字线。