存储器阵列及均衡其数字线的方法

    公开(公告)号:CN103646663B

    公开(公告)日:2017-01-18

    申请号:CN201310553496.0

    申请日:2009-03-09

    发明人: 沃纳·云林

    IPC分类号: G11C7/12 G11C11/4094

    CPC分类号: G11C11/4094 G11C7/12

    摘要: 本发明涉及存储器阵列及均衡其数字线的方法。本发明揭示一种均衡数字线的方法,一种用于配置成开放数字线架构的数字线的存储器阵列、装置、系统及晶片。通过将第一数字线的端接端耦合到均衡参考且将第二数字线的非端接端耦合到所述第一数字线的所述端接端来均衡所述数字线。所述存储器阵列配置成所述第一数字线与第二数字线直接邻近于彼此而布置。

    具有无源栅极的晶体管及其制造方法

    公开(公告)号:CN102160158B

    公开(公告)日:2013-05-22

    申请号:CN200980136187.5

    申请日:2009-08-21

    发明人: 沃纳·云林

    IPC分类号: H01L21/336 H01L29/78

    CPC分类号: H01L29/7851 H01L29/66795

    摘要: 本发明揭示一种具有晶体管(204、244、286)的装置,所述晶体管包括源极、漏极、在所述源极与所述漏极之间延伸的沟道区、接近所述沟道区安置的栅极(196、238、284)及在所述沟道区对面与所述栅极(196、238、284)相对地安置的导电部件(197、240、264)。所述导电部件(197、240、264)可不重叠所述源极、所述漏极或所述源极与所述漏极两者。

    形成堆叠电容器动态随机存取存储器单元的方法

    公开(公告)号:CN101208775B

    公开(公告)日:2010-05-19

    申请号:CN200680023236.0

    申请日:2006-06-12

    发明人: 沃纳·云林

    IPC分类号: H01L21/02 H01L21/8242

    摘要: 本发明包含一种半导体构造,其包含若干排接触插塞和若干排平行底板。插塞间距大约是板间距的两倍。本发明包含一种形成半导体构造的方法。在衬底上形成多个导电层,所述多个层相对于第一、第二和第三排接触插塞大体上垂直。蚀刻开口,其穿过所述多个导电层内的所述导电层的每一者。所述开口横向设置在所述第一与第二排接触插塞之间。蚀刻所述开口之后,在所述多个导电层上沉积介电材料,且在所述介电材料上沉积第二导电材料。本发明包含一种电子系统,其包含处理器和与所述处理器可操作地相关联的存储器。存储器装置具有包含双间距电容器的存储器阵列。