-
公开(公告)号:CN113485520A
公开(公告)日:2021-10-08
申请号:CN202110911362.6
申请日:2021-08-10
Applicant: 中国科学院上海微系统与信息技术研究所
IPC: G05F3/26
Abstract: 本发明涉及一种无片外电容型LDO瞬态响应增强电路,包括:OTA电路,包括第一支路和第二支路,所述第一支路和第二支路在产生上冲电压和下冲电压时会产生电流跳变;下冲检测电压支路,分别与所述第一支路和第二支路相连,用于根据所述第一支路和第二支路产生的电流跳变控制泄放支路;所述泄放支路用于为功率管提供栅极到地的放电通路;上冲检测电压支路,分别与所述第一支路和第二支路相连,用于根据所述第一支路和第二支路产生的电流跳变控制充电支路;所述充电支路用于为所述功率管提供电源到栅极的充电通路。本发明能显著提高LDO瞬态响应。
-
公开(公告)号:CN110794673B
公开(公告)日:2021-06-22
申请号:CN201910986671.2
申请日:2019-10-15
Applicant: 中国科学院上海微系统与信息技术研究所
IPC: G05B13/04
Abstract: 本申请实施例所公开的一种应用于神经元的全数字仿生电路及系统,其中,电路包括神经元输入模块、时钟选择模块、计数模块、置零延时模块和神经元输出模块,计数模块具有脉冲信号输入端、时钟信号输入端、清零端和计数信号输出端,神经元输入模块与脉冲信号输入端连接,时钟选择模块与时钟信号输入端连接,置零延时模块与清零端连接,神经元输出模块与计数信号输出端连接。基于本申请实施例,能够在神经网络中动态地进行神经元信号的向上或者向下计数,并且通过置零延时模块能够对置零信号和计数信号进行展宽,模拟神经元的不应期,使得计数模块中的数据清零。该仿生电路采用全数字设计,不仅能够简化电路的复杂程度,而且能够减少电路的功耗,便于实现大规模电路集成。
-
公开(公告)号:CN110619907B
公开(公告)日:2021-06-04
申请号:CN201910806010.7
申请日:2019-08-28
Applicant: 中国科学院上海微系统与信息技术研究所
Abstract: 本申请实施例涉及神经网络领域。采用本发明提供的突触电路,包括:第一存储器、第二存储器和开关组件;开关组件包括第一开关管、第二开关管和第三开关管;第一开关管的第一端与第一存储器的第一端连接,第一开关管的控制端与第一位线接口连接;第二开关管的第一端与第二存储器的第一端连接,第二开关管的控制端与第二位线接口连接;第一存储器的第二端与第二存储器的第一端连接;第三开关管的第一端与第二存储器的第二端连接,第三开关管的第二端与字线接口连接,第三开关管的第三端接地。基于本申请实施例,通过第一开关管和第二开关管分别控制串联的第一存储器和第二存储器,在数据存储时可以减少存储器间的交叉干扰。
-
公开(公告)号:CN106898371B
公开(公告)日:2020-08-28
申请号:CN201710102254.8
申请日:2017-02-24
Applicant: 中国科学院上海微系统与信息技术研究所
Abstract: 本发明提供一种三维存储器读出电路及其字线与位线电压配置方法,包括:在对三维存储单元阵列进行读操作时,通过配置模块将所述三维存储单元阵列中的所有位线置为读不选择位线电压,将所述三维存储单元阵列中的所有字线置为读不选择字线电压;待脉冲信号到来后,将要读取的存储单元所在的位线置为读取电压Vread,将要读取的存储单元所在的字线置为0V;其中,所述读不选择位线电压介于Vread/2与Vread之间;所述读不选择字线电压介于Vread/2与Vread之间。本发明降低了位线上半选通单元两端的电压,三维存储器芯片在读操作时功耗变低、速度变快、无全阵列漏电、选中字线上未被选中的存储单元保持半选通。
-
公开(公告)号:CN110794673A
公开(公告)日:2020-02-14
申请号:CN201910986671.2
申请日:2019-10-15
Applicant: 中国科学院上海微系统与信息技术研究所
IPC: G05B13/04
Abstract: 本申请实施例所公开的一种应用于神经元的全数字仿生电路及系统,其中,电路包括神经元输入模块、时钟选择模块、计数模块、置零延时模块和神经元输出模块,计数模块具有脉冲信号输入端、时钟信号输入端、清零端和计数信号输出端,神经元输入模块与脉冲信号输入端连接,时钟选择模块与时钟信号输入端连接,置零延时模块与清零端连接,神经元输出模块与计数信号输出端连接。基于本申请实施例,能够在神经网络中动态地进行神经元信号的向上或者向下计数,并且通过置零延时模块能够对置零信号和计数信号进行展宽,模拟神经元的不应期,使得计数模块中的数据清零。该仿生电路采用全数字设计,不仅能够简化电路的复杂程度,而且能够减少电路的功耗,便于实现大规模电路集成。
-
公开(公告)号:CN106356090B
公开(公告)日:2019-02-01
申请号:CN201610744117.X
申请日:2016-08-26
Applicant: 中国科学院上海微系统与信息技术研究所
IPC: G11C13/00
Abstract: 本发明提供一种相变存储器读出电路及其数据读取方法,所述相变存储器读出电路至少包括:预充电电压产生模块,用于预设并产生一预充电电压;控制模块,用于在接收到外部读使能信号后,产生预充电信号;预充电模块,分别与m条所述本地位线、所述预充电电压产生模块和所述控制模块连接,用于根据所述预充电信号进行预充电,将m条所述本地位线同时充电到所述预充电电压,并在所述预充电信号结束后,停止预充电;灵敏放大器模块,与所述读位线连接,用于在停止预充电后,读取所述被选中的相变存储单元中存储的数据。本发明可以达到相对较小的随机读取时间,同时也兼顾了读取的正确性和读裕度。
-
公开(公告)号:CN106410773B
公开(公告)日:2018-09-25
申请号:CN201610846364.0
申请日:2016-09-23
Applicant: 中国科学院上海微系统与信息技术研究所
IPC: H02H9/04
Abstract: 本发明提供增强型堆叠式ESD电路及混合电压输入输出接口电路,所述ESD电路在传统堆叠电路的基础上增加了偏置电压传输电路和高压传输电路;偏置电压传输电路,分别与分压电路及反相器电路连接,用于实现当内部ESD总线的电压为正常上电脉冲时,偏置电压传输电路开启,将分压电路的输出电压传输到反相器电路;高压传输电路,分别与内部ESD总线及泄放电路连接,用于实现当内部ESD总线的电压为高压瞬态脉冲时,高压传输电路开启,并将高压瞬态脉冲产生的高压信号传输到泄放电路,增大ESD电路的电流泄放能力。通过本发明的增强型堆叠式ESD电路及混合电压输入输出接口电路,解决了传统堆叠式ESD电路存在泄放电流能力弱的问题。
-
公开(公告)号:CN107591179A
公开(公告)日:2018-01-16
申请号:CN201710813137.2
申请日:2017-09-11
Applicant: 中国科学院上海微系统与信息技术研究所
IPC: G11C13/00
Abstract: 本发明提供一种扩展存储器操作次数的电路结构及方法,所述电路结构包括N位循环计数器电路,与所述N位循环计数器电路连接的N个地址产生电路,及与N个所述地址产生电路连接存储器阵列,通过把对一个存储器字的N次操作分散到N个不同的存储器字中,避免了对一个存储器字的过度操作,在每次掉电时,把触发器电路的状态存储在非挥发相变存储器中,在每次上电时,读出非挥发相变存储器中的数据,使触发器电路及N位循环计数器电路恢复到掉电前状态,实现了存储器字在任何情况下的均衡操作。通过本发明所述一种扩展存储器操作次数的电路结构及方法,解决了现有技术中相变存储器无法实现每个存储单元的读写擦均衡的问题。
-
公开(公告)号:CN106410773A
公开(公告)日:2017-02-15
申请号:CN201610846364.0
申请日:2016-09-23
Applicant: 中国科学院上海微系统与信息技术研究所
IPC: H02H9/04
CPC classification number: H02H9/047
Abstract: 本发明提供增强型堆叠式ESD电路及混合电压输入输出接口电路,所述ESD电路在传统堆叠电路的基础上增加了偏置电压传输电路和高压传输电路;偏置电压传输电路,分别与分压电路及反相器电路连接,用于实现当内部ESD总线的电压为正常上电脉冲时,偏置电压传输电路开启,将分压电路的输出电压传输到反相器电路;高压传输电路,分别与内部ESD总线及泄放电路连接,用于实现当内部ESD总线的电压为高压瞬态脉冲时,高压传输电路开启,并将高压瞬态脉冲产生的高压信号传输到泄放电路,增大ESD电路的电流泄放能力。通过本发明的增强型堆叠式ESD电路及混合电压输入输出接口电路,解决了传统堆叠式ESD电路存在泄放电流能力弱的问题。
-
公开(公告)号:CN106356090A
公开(公告)日:2017-01-25
申请号:CN201610744117.X
申请日:2016-08-26
Applicant: 中国科学院上海微系统与信息技术研究所
IPC: G11C13/00
CPC classification number: G11C13/004 , G11C2013/0042
Abstract: 本发明提供一种相变存储器读出电路及其数据读取方法,所述相变存储器读出电路至少包括:预充电电压产生模块,用于预设并产生一预充电电压;控制模块,用于在接收到外部读使能信号后,产生预充电信号;预充电模块,分别与m条所述本地位线、所述预充电电压产生模块和所述控制模块连接,用于根据所述预充电信号进行预充电,将m条所述本地位线同时充电到所述预充电电压,并在所述预充电信号结束后,停止预充电;灵敏放大器模块,与所述读位线连接,用于在停止预充电后,读取所述被选中的相变存储单元中存储的数据。本发明可以达到相对较小的随机读取时间,同时也兼顾了读取的正确性和读裕度。
-
-
-
-
-
-
-
-
-