一种石墨烯薄膜的制备方法

    公开(公告)号:CN111717911A

    公开(公告)日:2020-09-29

    申请号:CN201911030351.6

    申请日:2019-10-28

    Abstract: 本发明涉及二维材料制备技术领域,特别涉及一种石墨烯薄膜的制备方法,包括:在碳化硅基底上设置催化剂得到反应样品;将所述反应样品加热至第一预设温度;将所述反应样品保温第一预设时长;其中,所述催化剂的熔点低于第一预设温度,所述催化剂的沸点高于第一预设温度;所述碳化硅基底包含的硅原子能够溶解在液态的所述催化剂中。本发明采用液态催化剂,以碳化硅为基底及固态碳源,通过高温催化碳化硅热分解,并在液态催化剂中溶解硅原子,剩余碳原子在液态催化剂与碳化硅的界面处重排,生成石墨烯。无需额外气态碳源,降低了制备过程中的工艺难度,且所得石墨烯无需转移,在电子器件等方面具有巨大的应用潜力。

    双浅沟道隔离的外延二极管阵列的制备方法

    公开(公告)号:CN102412179B

    公开(公告)日:2013-07-17

    申请号:CN201010289920.1

    申请日:2010-09-21

    CPC classification number: H01L21/76205 H01L21/76224 H01L27/0814

    Abstract: 本发明公开了一种双浅沟道隔离的外延二极管阵列的制备方法,该方法首先在衬底上形成重掺杂的第一导电类型区域和高掺杂的第二导电类型区域,生长外延层,然后通过深沟道刻蚀形成二极管阵列字线间的隔离和垂直于深沟道方向的浅沟道刻蚀形成位线间的隔离,最后在深沟道和浅沟道隔离围成的区域通过离子注入的方法形成独立的二极管阵列单元。本发明还提出了基于上述双浅沟道隔离的外延二极管阵列的相邻字线和位线间串扰电流的抑制方法。本发明可用于二极管驱动的高密度大容量存储器,如相变存储器、电阻存储器、磁性存储器和铁电存储器等;其方法与传统的CMOS工艺完全兼容,二极管阵列在外围电路形成之前完成,其热制程不会造成外围电路的漂移,解决了实现高密度、大容量、嵌入式相变存储器的技术难题。

    图形化石墨烯的制备方法

    公开(公告)号:CN115465856B

    公开(公告)日:2024-07-19

    申请号:CN202110645459.7

    申请日:2021-06-10

    Abstract: 本发明提供一种图形化石墨烯的制备方法,采用碳化硅基体作为固态碳源,在高温和催化剂的作用下,分解碳化硅,以在绝缘衬底上直接生长石墨烯,且通过容纳通道中第一图形化沟槽及第二图形化沟槽,可直接控制形成的石墨烯的形貌,从而本发明可在绝缘衬底上精确定位图形化石墨烯的位置,无需再次转移石墨烯,避免了对石墨烯的污染以及其结构的破坏,无需通过光刻、离子刻蚀等工艺对石墨烯进行加工,即可获得图形化石墨烯,避免了对石墨烯的损伤和破坏,可以制备图形复杂、大尺寸、高质量的石墨烯,解决了以往石墨烯图形化过程中成本高、易受污染,质量差等问题。

    可抑制选通二极管之间串扰电流的相变存储器及制备方法

    公开(公告)号:CN101866882B

    公开(公告)日:2012-02-29

    申请号:CN201010166065.5

    申请日:2010-04-29

    Abstract: 本发明微电子技术领域,公开了可抑制选通二极管之间串扰电流的相变存储器的制备方法,其主要特征在于,在P型半导体衬底上形成重掺杂的N型半导体,在重掺杂的N型半导体上方形成一个本征半导体;对本征半导体有间隔的进行刻蚀形成多个位线方向隔离沟槽,将本征半导体分割形成多个选通二极管,并且刻蚀的位线方向隔离沟槽深入到重掺杂的N型半导体字线以内,在所述的沟槽内形成绝缘介质层;设置多个相变存储单元分别位于P型半导体的上方,并且分别与多个位线相连。本发明还揭露了一种可抑制选通二极管之间串扰电流的相变存储器,完全与CMOS工艺兼容,具有简单易操作,易实现的特点,用于高密度相变存储器,可降低成本,提高存储单元的可靠性。

    一种电阻转换存储器结构及其制造方法

    公开(公告)号:CN102148329B

    公开(公告)日:2013-11-27

    申请号:CN201110026033.X

    申请日:2011-01-24

    Abstract: 本发明揭示了一种电阻转换存储器结构及其制造方法,该电阻转换存储器结构,包括:多个选通单元和多个电阻转换存储单元;其中,每一个选通单元对应两个电阻转换存储单元;所述电阻转换存储单元包括上电极、下电极和夹在所述上、下电极之间的存储材料;所述存储材料与上、下电极的接触面积不等;所述下电极周围包覆有绝缘材料,下电极形成于该绝缘材料的夹缝中,其在垂直下电极表面方向的投影为条形,条形的长宽比大于3∶1;并且所述存储材料部分或者全部嵌在所述绝缘材料之中。本发明的存储器结构具有较高的密度、较低的功耗以及较为简单的工艺,因此在器件的性能和成本上都具有明显的优势。

    可抑制选通二极管之间串扰电流的相变存储器及制备方法

    公开(公告)号:CN101866882A

    公开(公告)日:2010-10-20

    申请号:CN201010166065.5

    申请日:2010-04-29

    Abstract: 本发明微电子技术领域,公开了可抑制选通二极管之间串扰电流的相变存储器的制备方法,其主要特征在于,在P型半导体衬底上形成重掺杂的N型半导体,在重掺杂的N型半导体上方形成一个本征半导体;对本征半导体有间隔的进行刻蚀形成多个位线方向隔离沟槽,将本征半导体分割形成多个选通二极管,并且刻蚀的位线方向隔离沟槽深入到重掺杂的N型半导体字线以内,在所述的沟槽内形成绝缘介质层;设置多个相变存储单元分别位于P型半导体的上方,并且分别与多个位线相连。本发明还揭露了一种可抑制选通二极管之间串扰电流的相变存储器,完全与CMOS工艺兼容,具有简单易操作,易实现的特点,用于高密度相变存储器,可降低成本,提高存储单元的可靠性。

Patent Agency Ranking