-
公开(公告)号:CN1965372B
公开(公告)日:2012-03-21
申请号:CN200580019040.X
申请日:2005-06-08
Applicant: 三星电子株式会社
CPC classification number: G06F11/267
Abstract: 本发明提供了使安装在存储器系统上的存储器模块或安装在存储器模块上的数个存储器进入测试模式的方法,和引入了执行该方法的第一寄存器和第二寄存器。每个存储器制造者提供了相互不同的使存储器进入测试模式的MRS代码和相互不同的使存储器进入测试模式的方法。因此,将测试MRS的个数存储在控制存储器的第一寄存器中,和将测试MRS代码编程到第二寄存器中。另外,用于确定测试MRS的个数的存储在第一寄存器中的每个位分别对应于存储相应测试MRS代码的每个第二寄存器。
-
公开(公告)号:CN108874306B
公开(公告)日:2022-08-16
申请号:CN201810329996.9
申请日:2018-04-13
Applicant: 三星电子株式会社
Abstract: 提供一种配置为支持数据缓冲器的内部数据(DQ)终结的存储器系统。该存储器系统包括:作为外部设备访问的目标存储器模块的第一存储器模块;以及作为不被外部设备访问的非目标存储器模块的第二存储器模块。第二存储器模块在内部操作模式期间在内部数据路径上执行内部DQ终结,在内部操作模式下通过使用内部存储器芯片之间的内部数据路径执行数据通信。由于内部DQ终结而减少或禁止在内部数据路径上的信号反射,由此改善信号完整性。
-
公开(公告)号:CN108874306A
公开(公告)日:2018-11-23
申请号:CN201810329996.9
申请日:2018-04-13
Applicant: 三星电子株式会社
CPC classification number: G06F13/4086 , G06F3/0614 , G06F3/0656 , G06F3/0659 , G06F12/0246
Abstract: 提供一种配置为支持数据缓冲器的内部数据(DQ)终结的存储器系统。该存储器系统包括:作为外部设备访问的目标存储器模块的第一存储器模块;以及作为不被外部设备访问的非目标存储器模块的第二存储器模块。第二存储器模块在内部操作模式期间在内部数据路径上执行内部DQ终结,在内部操作模式下通过使用内部存储器芯片之间的内部数据路径执行数据通信。由于内部DQ终结而减少或禁止在内部数据路径上的信号反射,由此改善信号完整性。
-
公开(公告)号:CN1965372A
公开(公告)日:2007-05-16
申请号:CN200580019040.X
申请日:2005-06-08
Applicant: 三星电子株式会社
CPC classification number: G06F11/267
Abstract: 本发明提供了使安装在存储器系统上的存储器模块或安装在存储器模块上的数个存储器进入测试模式的方法,和引入了执行该方法的第一寄存器和第二寄存器。每个存储器制造者提供了相互不同的使存储器进入测试模式的MRS代码和相互不同的使存储器进入测试模式的方法。因此,将测试MRS的个数存储在控制存储器的第一寄存器中,和将测试MRS代码编程到第二寄存器中。另外,用于确定测试MRS的个数的存储在第一寄存器中的每个位分别对应于存储相应测试MRS代码的每个第二寄存器。
-
公开(公告)号:CN1744228A
公开(公告)日:2006-03-08
申请号:CN200510081930.5
申请日:2005-07-08
Applicant: 三星电子株式会社
CPC classification number: G11C5/04 , G06F13/1689 , G11C7/22 , G11C7/222 , G11C8/18 , G11C11/401 , G11C29/12015 , G11C29/14
Abstract: 一种利用非周期性时钟的存储器模块、存储器单元和集线器以及使用它们的方法。一种示例性的存储器模块可以包括:锁相环,用于接收外部周期性时钟和产生一个或多个内部周期性时钟;以及多个存储器单元,用于接收内部周期性时钟之一或来自外部源的非周期性时钟。
-
-
-
-