一种扩宽耦合产品倍频程的模块
    1.
    发明公开

    公开(公告)号:CN119030460A

    公开(公告)日:2024-11-26

    申请号:CN202411092085.0

    申请日:2024-08-09

    Abstract: 本发明公开一种扩宽耦合产品倍频程的模块,包括PCB电路板、第一电感L1、第二电感L2、第一电容C1以及第二电容C2;第一电感L1一端作为端口PP1连接耦合产品的输出端口P2,另一端连接第二电感L2一端和第一电容C1一端,第一电容C1另一端接地,第二电感L2另一端连接第二电容C2一端,第二电容C2另一端作为端口PP2连接耦合产品的隔离端口P4;本申请结构简单,便于使用,满足现通信系统频率范围不断增宽的需求;在耦合产品性能固定的情况下,在其产品内部加载模块,使产品通带频率范围向低频扩展,扩宽耦合产品倍频程;在耦合产品通带频率范围和指标确定的情况下,在其产品内部加载模块,有效降低耦合产品所需λ/4波长的阶数,实现产品小型化。

    一种基于环形振荡器和随机电报噪声的双熵源真随机数发生器电路

    公开(公告)号:CN118732991A

    公开(公告)日:2024-10-01

    申请号:CN202410715917.3

    申请日:2024-06-04

    Applicant: 山东大学

    Abstract: 本发明涉及集成电路设计以及信息安全领域,具体是一种基于环形振荡器输出抖动和随机电报噪声的双熵源真随机数发生器电路。通过提取随机电报噪声和环形振荡器的随机抖动并数字化,将这两种熵源所产生的序列作为直接数字合成器的相位及频率控制字使多路直接数字合成器的输出为时变频率和相位的信号,再将这几路信号进行异或选通即可得到最后输出。采用两种熵源在很大程度上降低了生成的随机数被破解的可能性。通过多路熵源信号混合的控制直接频率合成器的频率和相位控制字构建复杂的映射关系,且省去了后处理模块。对节省电路规模、降低能耗、增加随机数的鲁棒性等方面具有重要意义。

    一种高精度占空比可调的二倍频电路及应用

    公开(公告)号:CN118449456A

    公开(公告)日:2024-08-06

    申请号:CN202410714065.6

    申请日:2024-06-04

    Applicant: 北京大学

    Abstract: 本发明公开一种高精度占空比可调的二倍频电路及应用,属于CMOS集成电路技术领域。本发明二倍频电路进行二倍频和占空比调整,输入一高频方波信号IN,二倍频电路可以输出5种占空比分别为:10%、20%、30%、40%、50%的二倍频信号;进一步地将高精度占空比可调的二倍频器进行串联,可以得到四倍频、八倍频等二的幂次倍频的不同占空比输出。本发明未使用D触发器,因此具有更小的面积和功耗。

    多电航空发动机起发电机转速信号提取电路

    公开(公告)号:CN112564626B

    公开(公告)日:2024-03-15

    申请号:CN202011543288.9

    申请日:2020-12-23

    Abstract: 本发明公开了一种多电航空发动机起发电机转速信号提取的方法及电路,用于多电航空发动机起发电机在起动电机模式和发电机模式下转速信号的提取,该电路以起发电机的三相电压信号作为输入,对三相电压信号进行合成、分压和滤波,作为参考电压信号连接到比较电路,再取各相电压进行分压、滤波和限幅,连接到比较电路,随着电机的旋转,比较电路输出三路方波信号作为发动机的起发电机转速信号。本发明设计精巧、结构简单、转速测量精度高,兼顾了起动电机模式和发电机模式的转速检测,避免传统的磁电式转速传感器的安装,有利于提高航空发动机及控制系统的可靠性和紧凑性。

    相位可调多通道信号源
    7.
    发明授权

    公开(公告)号:CN116449912B

    公开(公告)日:2023-10-03

    申请号:CN202310701126.0

    申请日:2023-06-14

    Inventor: 刘培 杨胜领

    Abstract: 本发明提供相位可调多通道信号源,属于电路技术领域。其中,该信号源包括:时钟信号产生模块、功率分配模块和多个信号生成模块;时钟信号产生模块,用于产生时钟信号;时钟信号产生模块的输出端与功率分配模块的输入端连接;功率分配模块的每一输出端分别连接一个信号生成模块;功率分配模块,用于将时钟信号分配至每一信号生成模块;信号生成模块,用于基于时钟信号,在目标频率范围内输出目标频率和第一相位的第一信号;第一相位是基于目标频率确定的。本发明提供的相位可调多通道信号源,通过功率分配模块将时钟信号产生模块产生的时钟信号分配至信号生成模块,信号生成模块公用作为参考的时钟信号,输出的多路信号能够进行灵活的相位调整。

    一种多点本振锁相电路及方法
    8.
    发明公开

    公开(公告)号:CN116248115A

    公开(公告)日:2023-06-09

    申请号:CN202211707368.2

    申请日:2022-12-29

    Abstract: 本发明公开了一种多点本振锁相电路及方法,属于微波仪器领域。本发明VCO输出的频率高,可以输出GHz;本发明VCO输出跨越一个倍频程,由于本发明中FLO2是大步进的且Fref2信号经过声表滤波器能够获得优异的杂散性能,在通过Fref2多点来规避杂散,最终使得本发明有更加优异的杂散性能;由于本发明VCO输出频率较高,在分频器噪声固定的情况下,本发明的单边带相位噪声无恶化,所以单边带相位噪声更加优异;Fout2单边带相位噪声≈Fclock2的单边带相位噪声+20log(倍频次数*Y/X)+3dB,其中倍频次数为多次倍频的倍频次数。

    一种宽频带、低相位噪声、细步进频率源产生电路

    公开(公告)号:CN116170009A

    公开(公告)日:2023-05-26

    申请号:CN202310432323.7

    申请日:2023-04-21

    Inventor: 曾永贵

    Abstract: 本发明公开了一种宽频带、低相位噪声、细步进频率源产生电路,主要解决传统频率源合成方案无法兼具的宽频带、低相位噪声、细步进的技术问题。该包括第一功分器、预置环路、谐波发生器、第二功分器、DDS电路、倍频电路、主环路、降频电路、压控振荡器、第三功分器、第四功分器和衰减放大电路;其中,所述降频电路的本振输入端与衰减放大电路的输出端相连,所述降频电路的中频输出端与主环路相连。本发明利用预置环路实现环路预置,比传统的DA预置简单方便,同时,利用DDS电路为第二鉴相器提供参考时钟,实现小体积。以鉴相器为基础的主环路实现了小步进,减少了相位噪声、杂散恶化。

    倍频电路及倍频器
    10.
    发明授权

    公开(公告)号:CN110113009B

    公开(公告)日:2023-05-23

    申请号:CN201810103531.1

    申请日:2018-02-01

    Inventor: 牟文杰

    Abstract: 本发明涉及一种倍频电路及倍频器,其中,倍频电路包括至少两个第一级与非门,各第一级与非门均具有用于接收信号的第一输入端和第二输入端,第一级与非门对接收的信号进行与非逻辑运算,并通过第一输出端输出第一级逻辑运算结果;第二级与非门,第二级与非门具有至少两个第三输入端;各第一级与非门的第一输出端分别与第二级与非门的一个第三输入端连接,用于接收第一级与非门输出的第一级逻辑运算结果,经由第二级与非门对第三输入端接收的第一级逻辑运算结果进行倍频处理,并通过第二输出端输出倍频信号。倍频器包括上述倍频电路。本发明的倍频电路结构简单,在芯片上的占用面积小,并且信号传输质量高,传输延时小。

Patent Agency Ranking