-
公开(公告)号:CN107896106A
公开(公告)日:2018-04-10
申请号:CN201710928089.1
申请日:2017-10-09
Applicant: 亚德诺半导体集团
CPC classification number: H03L7/07 , H03L7/091 , H03L7/0994 , H03L7/22 , H03L2207/50 , H03L7/085 , H03L7/083
Abstract: 本公开涉及调节数字锁相回路的相位。本公开的方面涉及布置以使用相位调节信号调节输出相位的数字锁相回路(DPLL)。在某些实施方案中,相位调节信号可以从DPLL的时数转换器的输出到DPLL的数控振荡器的输入在信号路径中接收。一些实施方案涉及调节DPLL的输出相位以减小DPLL的输出相位和另一个DPLL的输出相位之间的相对相位差。
-
公开(公告)号:CN106105036A
公开(公告)日:2016-11-09
申请号:CN201580014666.5
申请日:2015-02-17
Applicant: 英赛瑟库尔公司
CPC classification number: G06F1/12 , G06F1/08 , G06F13/4282 , G06F2213/0042 , H03K3/0315 , H03K5/135 , H03L7/085 , H03L7/0997 , H03L7/22 , H03L2207/50
Abstract: 本发明涉及一种调节振荡器时钟频率的方法,该方法包括以下步骤:向第一振荡器(OSC1)应用第一控制值(S1);向第二振荡器(OSC2)应用与所述第一控制值不同的第二控制值(S2);测量所述第一振荡器和所述第二振荡器各自的频率(N1,N2);基于应用了相同第三控制值的所述第一振荡器和所述第二振荡器之间测量的频率偏差,基于所述第三控制值,并且基于应用于所述第二振荡器的所述控制值(S2),通过差值法确定所述第二振荡器(OSC2)的修正频率测量值(N2C);基于所述第一振荡器的测量频率,基于所述修正频率,基于所述第一控制值和所述第二控制值,以及基于所期望的频率(NC1),通过插值法确定新的第一控制值(S1’);以及向所述第一振荡器应用所述新的第一控制值。
-
公开(公告)号:CN102460984B
公开(公告)日:2016-06-22
申请号:CN201080028452.0
申请日:2010-06-24
Applicant: 马维尔国际贸易有限公司
CPC classification number: H03J7/02 , G01S19/23 , H03J1/005 , H03J7/04 , H03L7/0805 , H03L7/197 , H03L7/22 , H04B1/16 , H04B1/3805 , H04W84/12
Abstract: 一种系统,包括第一时钟模块,配置用于产生第一时钟参考,该第一时钟参考不使用自动频率校正(AFC)进行校正。全球定位系统(GPS)模块被配置用于接收第一时钟参考。用于蜂窝收发机的集成电路,包括系统锁相环,该系统锁相环被配置用于接收第一时钟参考、执行AFC以及生成经AFC校正的第二时钟参考。
-
公开(公告)号:CN104113329A
公开(公告)日:2014-10-22
申请号:CN201410155972.8
申请日:2014-04-17
Applicant: 瑞萨电子株式会社
CPC classification number: H03L7/0991 , H03L1/022 , H03L7/00 , H03L7/02 , H03L7/06 , H03L7/099 , H03L7/16 , H03L7/22 , H03L2207/06 , H03L2207/50
Abstract: 一种锁频环电路包括:生成时钟的数字控制振荡器;以及生成频率控制代码以控制时钟的振荡频率的FLL控制器。FLL控制器包括:将数字控制振荡器所生成的时钟频率与倍乘后参考时钟频率进行比较的频率比较单元;以及基于频率比较单元的比较结果生成频率控制代码以使得数字控制振荡器生成的时钟频率与倍乘后参考时钟频率匹配的延迟代码控制单元。频率比较单元通过使用第一和第二阈值确定时钟频率。延迟代码控制单元根据频率比较单元的确定生成频率控制代码并且将频率控制代码输出至数字控制振荡器。
-
公开(公告)号:CN102460984A
公开(公告)日:2012-05-16
申请号:CN201080028452.0
申请日:2010-06-24
Applicant: 马维尔国际贸易有限公司
CPC classification number: H03J7/02 , G01S19/23 , H03J1/005 , H03J7/04 , H03L7/0805 , H03L7/197 , H03L7/22 , H04B1/16 , H04B1/3805 , H04W84/12
Abstract: 一种系统,包括第一时钟模块,配置用于产生第一时钟参考,该第一时钟参考不使用自动频率校正(AFC)进行校正。全球定位系统(GPS)模块被配置用于接收第一时钟参考。用于蜂窝收发机的集成电路,包括系统锁相环,该系统锁相环被配置用于接收第一时钟参考、执行AFC以及生成经AFC校正的第二时钟参考。
-
公开(公告)号:CN101505149A
公开(公告)日:2009-08-12
申请号:CN200910005744.1
申请日:2009-02-06
Applicant: 恩益禧电子股份有限公司
IPC: H03L7/085
Abstract: 本发明提供了一种本地信号发生电路。根据本发明的一个方面的本地信号发生电路包括:相位比较器,该相位比较器检测基准信号和反馈信号之间的相位差并且输出误差信号;电荷泵电路,该电荷泵电路接收误差信号并且生成升压;环路滤波器,该环路滤波器通过改变升压的形状生成调谐电压;压控振荡器,该压控振荡器基于调谐电压生成具有预定频率的第一输出信号;以及预分频器,该预分频器输出通过将第一输出信号的频率划分至预定的频率生成的第二输出信号并且还将通过将第一输出信号的频率划分至预定频率生成的分频信号输出至生成反馈信号的分频器。
-
公开(公告)号:CN1998149A
公开(公告)日:2007-07-11
申请号:CN200480023303.X
申请日:2004-08-12
Applicant: 诺基亚有限公司
Abstract: 本发明涉及提供本机振荡器信号的锁相环结构。为了实现本机振荡器信号的改进的供给,锁相环结构包括含有第一电压受控振荡器的第一锁相环和含有第二电压受控振荡器的第二锁相环。第一本机振荡器输出提供第一本机振荡器信号,其中第一电压受控振荡器输出的信号转发到第一本机振荡器输出。第二本机振荡器输出提供第二本机振荡器信号。选择部件将第一电压受控振荡器输出的信号或第二电压受控振荡器输出的信号转发到第二本机振荡器输出。本发明同样涉及相应的通信单元和相应的方法。
-
公开(公告)号:CN105960759A
公开(公告)日:2016-09-21
申请号:CN201580006782.2
申请日:2015-01-14
Applicant: 美高森美半导体无限责任公司
Inventor: S·米利耶维奇
CPC classification number: H03L7/087 , H03L7/07 , H03L7/0805 , H03L7/0807 , H03L7/0991 , H03L7/22
Abstract: 双锁相环具有第一锁相环和第二锁相环,该第一锁相环包括被配置成降低第一输入时钟中的相位噪声的第一窄带环路滤波器,该第二锁相环包括被配置成接收来自稳定时钟源的第二输入时钟的第二环路滤波器。第二时钟具有接近所述第一时钟的频率。第一环路具有比第二环路小至少一个数量级的带宽。耦合器将第一、第二锁相环耦合以提供公共输出。双锁相环可例如被用来提供无线网络中的一天中的时间信息,或被用作用于清除来自通过电信/数据通信网络恢复的时钟信号的相位噪声的精细滤波器。
-
公开(公告)号:CN103999008B
公开(公告)日:2016-08-24
申请号:CN201180075722.8
申请日:2011-12-22
Applicant: 英特尔公司
Abstract: 用于封装上输入/输出接口且具有共用基准时钟信号的低功率、抖动和时延时钟。位于第一晶片上主设备中的滤波器锁相环电路提供2F的频率的时钟信号。位于第一晶片上主设备中的本地锁相环电路与滤波器锁相环,以便通过本地时钟分频器电路向主设备的功能组件提供时钟信号,以便将F的时钟信号提供到功能组件。位于第二晶片上从设备中的远程锁相环电路与滤波器锁相环,以便通过本地时钟分频器电路向从设备的一个或多个功能组件提供时钟信号,以便将F的时钟信号提供到功能组件。
-
公开(公告)号:CN105794114A
公开(公告)日:2016-07-20
申请号:CN201480065527.0
申请日:2014-10-23
Applicant: 马维尔国际贸易有限公司
Inventor: R·威诺托
Abstract: 一种方法,包括:基于第一锁相环(PLL)的第一分频比和第二PLL的第二分频比确定参考比,并且基于参考比的倍数的序列将第一离散序列转换成第二离散序列。第一PLL和第二PLL在锁定条件下操作并且共享公共的参考震荡器。一种装置,包括时钟生成器和采样率转换器,时钟生成器包括第一锁相环(PLL)和第二锁相环(PLL)并且被配置成分别生成第一时钟信号和第二时钟信号,采样率转换器被配置成基于参考比的倍数的序列将第一离散序列转换器第二离散序列。参考比基于第一PLL的第一分频比和第二PLL的第二分频比来确定。
-
-
-
-
-
-
-
-
-