-
公开(公告)号:CN103999008B
公开(公告)日:2016-08-24
申请号:CN201180075722.8
申请日:2011-12-22
Applicant: 英特尔公司
Abstract: 用于封装上输入/输出接口且具有共用基准时钟信号的低功率、抖动和时延时钟。位于第一晶片上主设备中的滤波器锁相环电路提供2F的频率的时钟信号。位于第一晶片上主设备中的本地锁相环电路与滤波器锁相环,以便通过本地时钟分频器电路向主设备的功能组件提供时钟信号,以便将F的时钟信号提供到功能组件。位于第二晶片上从设备中的远程锁相环电路与滤波器锁相环,以便通过本地时钟分频器电路向从设备的一个或多个功能组件提供时钟信号,以便将F的时钟信号提供到功能组件。
-
公开(公告)号:CN103999008A
公开(公告)日:2014-08-20
申请号:CN201180075722.8
申请日:2011-12-22
Applicant: 英特尔公司
Abstract: 用于封装上输入/输出接口且具有共用基准时钟信号的低功率、抖动和时延时钟。位于第一晶片上主设备中的滤波器锁相环电路提供2F的频率的时钟信号。位于第一晶片上主设备中的本地锁相环电路与滤波器锁相环,以便通过本地时钟分频器电路向主设备的功能组件提供时钟信号,以便将F的时钟信号提供到功能组件。位于第二晶片上从设备中的远程锁相环电路与滤波器锁相环,以便通过本地时钟分频器电路向从设备的一个或多个功能组件提供时钟信号,以便将F的时钟信号提供到功能组件。
-