-
公开(公告)号:CN113721703B
公开(公告)日:2024-02-13
申请号:CN202110956465.4
申请日:2021-08-19
Applicant: 飞腾信息技术有限公司
IPC: G06F1/12 , G06F13/42 , G06F15/173 , H04J3/06
Abstract: 本发明公开一种多路CPU系统中时钟同步控制装置、系统及控制方法,该装置包括:分别与各路CPU系统连接的参考时钟源单元,以及分别与各路CPU系统连接的仲裁单元,参考时钟源单元用于为各CPU系统中的时间处理逻辑提供统一的参考时钟,仲裁单元用于统一控制调度各CPU系统中的时间处理逻辑进行时间的推进。本发明具有结构简单、同步效率以及精度高且复杂程度与实现成本低等优点。
-
公开(公告)号:CN112711549B
公开(公告)日:2023-08-01
申请号:CN202110053411.7
申请日:2021-01-15
Applicant: 飞腾信息技术有限公司
Abstract: 一种中断请求信号转换系统和方法、计算装置。该中断请求信号转换系统包括:中断请求信号转换模块和信号输出端。中断请求信号转换模块被配置为基于从至少一个外围设备接收的信号生成至少一个转换后的中断请求信号;信号输出端被配置为在工作中将至少一个转换后的中断请求信号提供给处理器的接口模块。每个转换后的中断请求信号包括多个中断标识位,多个中断标识位的每个中断标识位基于第一电平以及不同于第一电平的第二电平来标识在预定的时间范围内从每个中断标识位对应的外围设备接收的信号是否包括外设中断请求信号。
-
公开(公告)号:CN112711557B
公开(公告)日:2022-11-18
申请号:CN202110053414.0
申请日:2021-01-15
Applicant: 飞腾信息技术有限公司
Abstract: 一种处理器的接口模块及其操作方法、处理器。该处理器的接口模块包括:第一接口单元和控制器。第一接口单元包括多个子接口单元,被配置为可分别与多类外围设备耦接;多类外围设备被配置为占用预定的地址空间,预定的地址空间包括多个子地址空间;控制器包括寄存器,且被配置为基于寄存器存储的数据的至少部分,设置多类外围设备的至少一类外围设备占用的子地址空间。该处理器的接口模块可以降低开发工作量。
-
公开(公告)号:CN114528234A
公开(公告)日:2022-05-24
申请号:CN202210028670.9
申请日:2022-01-11
Applicant: 飞腾信息技术有限公司
IPC: G06F13/20
Abstract: 本发明公开一种用于多路服务器系统的带外管理方法及装置,该方法中多路服务器系统中各CPU通过LPC总线与带外访问器件连接,带外访问器件与各CPU还通过IC总线连接,带外管理方法通过将LPC总线、IC总线共同作为带外管理通道,其中带外访问器件通过IC总线通道访问不同CPU的RAS信息,IC总线通道被配置为带外访问器件对CPU的带外访问通道;各CPU通过LPC总线通道将主动上报的RAS信息传递给带外访问器件,LPC总线通道被配置为CPU主动上报信息通道。本发明能够实现带外管理的高效双向访问,具有实现方法简单、执行效率高、对软件依赖程度低且扩展性能好等优点。
-
公开(公告)号:CN114490276A
公开(公告)日:2022-05-13
申请号:CN202210381286.7
申请日:2022-04-13
Applicant: 飞腾信息技术有限公司
Abstract: 本发明提供一种外设异常监测方法、装置、系统及存储介质,涉及数据处理技术领域。包括:通过CPU中的RAS模块监测获取目标外设的异常信号,目标外设通过CPU中对应的处理单元连接到CPU,其中,RAS模块支持异常机制、在CPU启动后可执行异常监测;通过CPU中的RAS模块将异常信号传输至CPU中的异常控制器,由异常控制器上报异常;根据异常信号、异常响应事件处理函数以及异常处理函数,对目标外设产生的目标异常进行监测处理。仅需要基于CPU内部的RAS模块、异常控制器等器件,结合异常响应事件处理函数以及异常处理函数便可实现外设异常监测处理,降低了外设异常检测的成本,提升了适用范围。
-
公开(公告)号:CN114489852A
公开(公告)日:2022-05-13
申请号:CN202210069260.9
申请日:2022-01-20
Applicant: 飞腾信息技术有限公司
IPC: G06F9/445
Abstract: 一种内存芯片的启动方法、装置、计算机设备及存储介质,涉及电子技术领域,解决了对内存芯片进行启动时,存在实现成本较高的问题。内存芯片的启动方法,应用于计算机设备,该计算机设备包括:至少一个内存芯片和第一存储器,包括:基于第一存储器获取目标内存标识,目标内存标识用于指示目标内存芯片,目标内存芯片为至少一个内存芯片中的任一个,第一存储器中存储目标内存标识;当预存的内存标识集合包括目标内存标识时,获取目标内存标识对应的目标内存参数,目标内存参数用于启动目标内存芯片;根据目标内存参数,控制目标内存芯片的启动。
-
公开(公告)号:CN114443400A
公开(公告)日:2022-05-06
申请号:CN202210375705.6
申请日:2022-04-11
Applicant: 飞腾信息技术有限公司
IPC: G06F11/22 , G06F11/263 , G06F13/40 , G06F13/42
Abstract: 本说明书提供了一种信号测试方法、装置、片上系统、电子设备及存储介质,其中,所述信号测试方法在PCIe总线系统物理层的目标缓存区域中,基于经过所述物理层处理前后的待测试信号(即第一信号和第二信号),获取表征所述待测试信号质量的测试信息,实现在PCIe总线系统内部对待测试信号质量进行测试的目的。利用本说明书提供的信号测试方法进行信号质量测试,一方面不会妨碍待测试信号正常通过物理层,无需因为信号测试而中断正常信号传输,有利于提高测试和使用效率,为实现实时的信号测试奠定了基础。另一方面,由于该方法无需外接测试设备,简化了信号测试步骤,提高了测试效率,而且有利于降低信号测试所需的硬件成本。
-
公开(公告)号:CN113779742B
公开(公告)日:2022-03-04
申请号:CN202111317957.5
申请日:2021-11-09
Applicant: 飞腾信息技术有限公司
IPC: G06F30/18 , G06F30/20 , G06F113/18 , G06F119/08
Abstract: 本申请涉及热可靠性技术领域,公开了热阻网络简化模型建模方法、装置及芯片结温预测方法,本申请根据热阻网络简化模型和详细模型在设置的各边界条件下的芯片热参数值构建目标函数,并基于该目标函数进行优化,以得到使所述目标函数的值最小的热阻组合,进而根据该热阻组合建立热阻网络简化模型并进行仿真验证。本申请建立的热阻网络简化模型能够贴近实体芯片,将该热阻网络简化模型导入模拟实际工作环境的服务器装置中进行仿真,能够实现芯片结温的高精度预测。
-
公开(公告)号:CN113761758B
公开(公告)日:2022-03-04
申请号:CN202111316747.4
申请日:2021-11-09
Applicant: 飞腾信息技术有限公司
IPC: G06F30/20 , G06F1/20 , G06F119/08
Abstract: 本申请涉及散热器技术领域,公开了一种水冷头散热器散热性能优化方法、散热器及服务器,本申请通过将进水温度、微通道翅片参数作为待优化参数,设置各待优化参数的调节值范围并建立水冷头散热器的散热模型,在稳定其中一参数的情况下调节另一参数并测试相应的散热性能,最终确定参数的优化值。本申请能够实现水冷头散热器参数优化值的有效选取,通过该参数优化值设计的水冷头散热器能够满足所需的散热性能要求。
-
公开(公告)号:CN112711557A
公开(公告)日:2021-04-27
申请号:CN202110053414.0
申请日:2021-01-15
Applicant: 天津飞腾信息技术有限公司
Abstract: 一种处理器的接口模块及其操作方法、处理器。该处理器的接口模块包括:第一接口单元和控制器。第一接口单元包括多个子接口单元,被配置为可分别与多类外围设备耦接;多类外围设备被配置为占用预定的地址空间,预定的地址空间包括多个子地址空间;控制器包括寄存器,且被配置为基于寄存器存储的数据的至少部分,设置多类外围设备的至少一类外围设备占用的子地址空间。该处理器的接口模块可以降低开发工作量。
-
-
-
-
-
-
-
-
-