NUMA系统的性能调优方法、装置及计算机设备

    公开(公告)号:CN114528075B

    公开(公告)日:2025-02-11

    申请号:CN202111630836.6

    申请日:2021-12-28

    Abstract: 本发明公开一种NUMA系统的性能调优方法、系统及计算机设备,该方法包括:获取待调NUMA系统中的节点信息;获取当前测试需求所需的内存量以及NUMA节点量;根据获取的所述节点信息以及所述内存量、NUMA节点量进行NUMA节点的调用,并将调用的NUMA节点绑定对应本地内存。本发明具有实现方法简单、执行效率高且效果好、兼容性强等优点,能够充分结合NUMA系统的架构特性实现高效性能调优。

    一种处理器过温保护方法、相关设备及可读存储介质

    公开(公告)号:CN116382438A

    公开(公告)日:2023-07-04

    申请号:CN202310342962.4

    申请日:2023-03-31

    Abstract: 本申请提供一种处理器过温保护方法、相关设备及可读存储介质,应用于计算机技术领域,该方法中处理器获取自身的处理器结温,并在处理器结温大于第一温度阈值时生成第一中断信号,片外控制器响应于第一中断信号,控制冷却装置运行,并在冷却装置运行且处理器结温并未降低的情况下,进一步降低处理器的性能等级,以使处理器结温降低。本发明提供的保护方法中,处理器结温的监测以及冷却装置的控制由片外控制器实现,确保处理器挂死时仍可以有效降温,避免处理器出现物理损坏,提高处理器运行的安全性和使用寿命。

    一种采用应答机制的总线中接口调试控制方法及装置

    公开(公告)号:CN113760627B

    公开(公告)日:2023-03-21

    申请号:CN202110850943.3

    申请日:2021-07-27

    Abstract: 本发明公开一种采用应答机制的总线中接口调试控制方法,该方法步骤包括:步骤S1.对待调试接口调试时,侦测总线中返回给主机的目标返回信号,目标返回信号包括来自于预设地址发出的第一返回信号和/或预设类型的第二返回信号;步骤S2.当侦测到第一返回信号或第二返回信号时,控制调整侦测到的信号中SYNC同步节拍内的数据内容为预设的应答信息,以使得切换将预设的应答信息回复给主机。本发明能够减少应答机制总线中接口调试的故障,提高接口调试的效率以及安全可靠性。

    一种采用应答机制的总线中接口调试控制方法及装置

    公开(公告)号:CN113760627A

    公开(公告)日:2021-12-07

    申请号:CN202110850943.3

    申请日:2021-07-27

    Abstract: 本发明公开一种采用应答机制的总线中接口调试控制方法,该方法步骤包括:步骤S1.对待调试接口调试时,侦测总线中返回给主机的目标返回信号,目标返回信号包括来自于预设地址发出的第一返回信号和/或预设类型的第二返回信号;步骤S2.当侦测到第一返回信号或第二返回信号时,控制调整侦测到的信号中SYNC同步节拍内的数据内容为预设的应答信息,以使得切换将预设的应答信息回复给主机。本发明能够减少应答机制总线中接口调试的故障,提高接口调试的效率以及安全可靠性。

    LPC总线的串行中断系统、方法、软件产品、介质

    公开(公告)号:CN112711558A

    公开(公告)日:2021-04-27

    申请号:CN202110053101.5

    申请日:2021-01-15

    Abstract: 提供低管脚数(Low pin count,LPC)总线的串行中断系统、方法、软件产品、介质。系统包括:中断方向信号产生器,被配置为根据当前主机是否向外设发出第一中断信号来确定当前的中断方向信号;电平转换器,被配置为根据当前的中断方向信号,对主机和外设之间传送的信号的电平进行转换。如此,不需要复杂电路设计,即可快速且高效地根据当前的中断方向信号,对主机和外设之间传送的信号的电平进行转换。

    一种用于多CPU系统中互联通道的调试优化方法及装置

    公开(公告)号:CN113722265B

    公开(公告)日:2024-07-05

    申请号:CN202110956689.5

    申请日:2021-08-19

    Abstract: 本发明公开一种用于多CPU系统中互联通道的调试优化方法及装置,该方法步骤包括:S1.将各CPU系统间的互联通道进行初始化后,确定互联通道的均衡器值的初始值;S2.从均衡器值的初始值开始遍历,按照预设的调整步长调整均衡器值,并根据调整后互联通道的性能状态缩短调整步长,直至互联通道的性能状态满足预设要求,得到最终优化后的均衡器值。本发明能够实现多CPU系统中互联通道的自动化调试优化,且具有实现成本低、调试优化精度以及执行效率高且安全可靠等优点。

    多路服务器系统故障诊断装置、系统及方法

    公开(公告)号:CN114706703B

    公开(公告)日:2023-10-20

    申请号:CN202210316342.9

    申请日:2022-03-23

    Abstract: 本发明一种多路服务器系统故障诊断装置、系统及方法,该装置包括:相互连接的Socket故障监测模块以及存储模块,所述Socket故障监测模块用于分别监测多路服务器系统中各Socket内CPU的故障信息,监测到的所述故障信息存储至所述存储模块中。本发明能够适用于多路服务器系统实现Socket粒度的故障诊断,且具有结构简单、复杂程度以及成本低、扩展性好等优点。

    LPC总线的串行中断系统、方法、介质

    公开(公告)号:CN112711558B

    公开(公告)日:2023-07-21

    申请号:CN202110053101.5

    申请日:2021-01-15

    Abstract: 提供低管脚数(Low pin count,LPC)总线的串行中断系统、方法、软件产品、介质。系统包括:中断方向信号产生器,被配置为根据当前主机是否向外设发出第一中断信号来确定当前的中断方向信号;电平转换器,被配置为根据当前的中断方向信号,对主机和外设之间传送的信号的电平进行转换。如此,不需要复杂电路设计,即可快速且高效地根据当前的中断方向信号,对主机和外设之间传送的信号的电平进行转换。

    一种接口中断测量方法及装置

    公开(公告)号:CN113032305B

    公开(公告)日:2023-07-04

    申请号:CN202110273413.7

    申请日:2021-03-12

    Abstract: 本发明公开了一种接口中断测量方法及装置,该方法的步骤包括:步骤S1:产生可调中断触发源,将可调中断触发源转换为CPU能够读取的中断类型,发送给CPU;同时,捕获接口中断的触发时间,记录触发时刻;步骤S2:利用CPU内的中断控制模块对中断进行处理,上报到中断服务程序;当处理完了一个中断的时候,发送中断结束的标志;步骤S3:当接收中断结束的标志,记录结束标志时刻;将接口中断的触发时刻和结束标志时刻输入接口中断测量装置,计算出接口中断处理的时间。该装置用来实施上述方法。本发明具有成本低、操作简便、应用范围广等优点。

Patent Agency Ranking