-
公开(公告)号:CN114567337B
公开(公告)日:2024-07-02
申请号:CN202210044786.1
申请日:2022-01-14
Applicant: 西安电子科技大学重庆集成电路创新研究院
IPC: H04B1/04
Abstract: 本发明公开了一种基于FPGA的超宽带发射机,包括依次连接的FPGA模块、SERDES发射端、UWB发射模块和天线,其中,FPGA模块用于产生并行超宽带脉冲数据;SERDES发射端用于将并行超宽带脉冲数据转换为串行超宽带脉冲信号;UWB发射模块用于对串行超宽带脉冲信号进行功率放大;天线用于对功率放大后的串行超宽带脉冲信号进行发射;FPGA模块还用于在初始化阶段对所产生的并行超宽带脉冲数据的脉宽和频率进行配置,并对SERDES发射端和UWB发射模块进行电路配置。本发明通过FPGA模块产生超宽带脉冲信号并配置脉冲信号频率和脉冲宽度,随后通过SERDES发射端直接传输脉冲信号至UWB发射芯片,省略了UWB发射芯片片内的脉冲产生电路,节省了发射机芯片的面积和功耗。
-
公开(公告)号:CN117709293A
公开(公告)日:2024-03-15
申请号:CN202311716372.X
申请日:2023-12-13
Applicant: 西安电子科技大学重庆集成电路创新研究院
IPC: G06F30/398 , G06F117/12
Abstract: 本发明提供了一种计算先进工艺CMOS集成电路互连层纵向温度分布的方法,将层间介质层中所有热流方向均视为向下平行传递;水平方向上对模型各层进行了区域划分,各区域仅接收并传递全局互连线向水平面的投影与该区域向水平面投影能够重合的这一部分全局互连线产生的热量;热流在经过互连线时所产生的温升被忽略掉。然后计算出各互连层每个区域的温升后,按照其横向几何尺寸占比将温升进行加权,得到最终仅需几何尺寸和热源功耗即可快速地近似计算任意两层互连层之间温升的方法。因此本发明可以降低计算互连层之间温升的难度和成本,并保证了计算准确率。
-
公开(公告)号:CN114171866B
公开(公告)日:2023-06-02
申请号:CN202111363252.7
申请日:2021-11-17
Applicant: 西安电子科技大学重庆集成电路创新研究院
IPC: H01P1/208
Abstract: 本发明涉及一种玻璃基超宽阻带微波滤波器及双工器,微波滤波器包括依次层叠的第一金属层、介质层和第二金属层,其中,所述第一金属层的侧壁设置有输入端口和输出端口,所述第一金属层上开设有耦合凹槽;所述介质层中贯穿有多个导体柱,所述多个导体柱与所述第一金属层、所述第二金属层形成第一阶谐振腔、第二阶谐振腔、第三阶谐振腔和第四阶谐振腔;所述第二金属层上开设有第一矩形窗口、第二矩形窗口、第三矩形窗口和第四矩形窗口。该滤波器在第二阶谐振腔R2和第三阶谐振腔R3之间引入耦合凹槽,产生了电耦合,使得滤波器采用单层的结构就能实现滤波,从而无需采用双层键合的方式,制备工艺简单,得到的滤波器厚度较薄。
-
公开(公告)号:CN114035641B
公开(公告)日:2023-05-09
申请号:CN202111296272.7
申请日:2021-11-03
Applicant: 西安电子科技大学重庆集成电路创新研究院
IPC: G05F1/567
Abstract: 本发明公开了一种具有高性能的带隙基准电路,所述电路包括:带隙核心电路、多级运放闭环电路、基极电流补偿电路、Trim电路以及自偏置电流源电路;其中,所述自偏置电流源电路,用于根据启动电流输出偏置电流,以控制所述多级运放闭环电路进入工作状态;所述多级运放闭环电路,用于控制带隙核心电路产生参考电压;所述基极电流补偿电路用于向所述带隙核心电路输出补偿电流;所述基极电流补偿电路和所述Trim电路,用于调整所述参考电压等于目标电压,以得到最终电压。本发明能够在工艺、电压、温度变化等环境中保证电路的稳定性。
-
公开(公告)号:CN116073327A
公开(公告)日:2023-05-05
申请号:CN202211531500.9
申请日:2022-12-01
Applicant: 西安电子科技大学重庆集成电路创新研究院
IPC: H02H5/04 , G01R19/165 , G01K13/00 , H02H3/04 , H02H7/20
Abstract: 本发明公开了一种具有过温保护功能的温度传感器电路及其驱动方法,涉及微电子技术领域,包括:参考电平生成模块;阈值温度选择逻辑模块;阈值温度选择模块,与参考电平生成模块和阈值温度选择逻辑模块均电连接,阈值温度选择模块响应于不同的控制逻辑信号传输不同的参考电压;PTAT电压基准源模块,用于输出基准电压;过温告警输出模块,包括比较器,比较器的同相端与PTAT电压基准源模块电连接,用于比较参考电压与基准电压的大小,并根据比较结果向过温告警端输出过温告警信号;实时温度监测模块,用于输出芯片内实时温度。本发明能够提高温度传感器电路的可编程性,同时能够改善电路复杂度和运行稳定性。
-
公开(公告)号:CN114171876B
公开(公告)日:2023-02-28
申请号:CN202111363254.6
申请日:2021-11-17
Applicant: 西安电子科技大学重庆集成电路创新研究院
IPC: H01P5/16
Abstract: 本发明涉及一种Ka波段宽阻带滤波功分器,包括依次层叠的第一金属层、介质层和第二金属层,第一金属层的侧壁上设置有输入耦合线、第一输出耦合线和第二输出耦合线,第一金属层的中间开设有S型凹槽;介质层中贯穿有多个导体柱,多个导体柱与第一金属层、第二金属层形成第一谐振腔、第二谐振腔、第三谐振腔、第四谐振腔和第五谐振腔。该滤波功分器的输入耦合线和输出耦合线深入到谐振腔的内部,采用输入输出深馈线的结构实现电耦合,与第二谐振腔、第三谐振腔之间利用S型凹槽结构实现的电耦合,共同构成了滤波器合理的耦合矩阵,并利用各个寄生电磁模式的分布特点实现了对高次模腔间耦合的有效抑制,实现了优秀的滤波功分器带外抑制特性。
-
公开(公告)号:CN114679171A
公开(公告)日:2022-06-28
申请号:CN202111481474.9
申请日:2021-12-06
Applicant: 西安电子科技大学重庆集成电路创新研究院
IPC: H03K19/0185 , H03K19/003
Abstract: 本发明提供的一种基于自举电容的宽带高线性度输入信号缓冲器,采用抽取电容C3技术、基于自举电容C1和交流浮空电阻R技术的输入管M2,低输出阻抗共源共栅结构组成,采用抽取电容技术的电容C3可以补偿高频大幅度正向输入时输入信号缓冲器的摆率,达到改善线性度的目的;同时低输出阻抗共源共栅结构可以降低输入缓冲器的输出阻抗,基于自举电容和交流浮空电阻技术保证了输入管的漏源电压恒定,消除了沟长调制效应,从而可以提升数模转化器ADC的整体性能。
-
公开(公告)号:CN114567337A
公开(公告)日:2022-05-31
申请号:CN202210044786.1
申请日:2022-01-14
Applicant: 西安电子科技大学重庆集成电路创新研究院
IPC: H04B1/04
Abstract: 本发明公开了一种基于FPGA的超宽带发射机,包括依次连接的FPGA模块、SERDES发射端、UWB发射模块和天线,其中,FPGA模块用于产生并行超宽带脉冲数据;SERDES发射端用于将并行超宽带脉冲数据转换为串行超宽带脉冲信号;UWB发射模块用于对串行超宽带脉冲信号进行功率放大;天线用于对功率放大后的串行超宽带脉冲信号进行发射;FPGA模块还用于在初始化阶段对所产生的并行超宽带脉冲数据的脉宽和频率进行配置,并对SERDES发射端和UWB发射模块进行电路配置。本发明通过FPGA模块产生超宽带脉冲信号并配置脉冲信号频率和脉冲宽度,随后通过SERDES发射端直接传输脉冲信号至UWB发射芯片,省略了UWB发射芯片片内的脉冲产生电路,节省了发射机芯片的面积和功耗。
-
公开(公告)号:CN114171876A
公开(公告)日:2022-03-11
申请号:CN202111363254.6
申请日:2021-11-17
Applicant: 西安电子科技大学重庆集成电路创新研究院
IPC: H01P5/16
Abstract: 本发明涉及一种Ka波段宽阻带滤波功分器,包括依次层叠的第一金属层、介质层和第二金属层,第一金属层的侧壁上设置有输入耦合线、第一输出耦合线和第二输出耦合线,第一金属层的中间开设有S型凹槽;介质层中贯穿有多个导体柱,多个导体柱与第一金属层、第二金属层形成第一谐振腔、第二谐振腔、第三谐振腔、第四谐振腔和第五谐振腔。该滤波功分器的输入耦合线和输出耦合线深入到谐振腔的内部,采用输入输出深馈线的结构实现电耦合,与第二谐振腔、第三谐振腔之间利用S型凹槽结构实现的电耦合,共同构成了滤波器合理的耦合矩阵,并利用各个寄生电磁模式的分布特点实现了对高次模腔间耦合的有效抑制,实现了优秀的滤波功分器带外抑制特性。
-
公开(公告)号:CN117254803A
公开(公告)日:2023-12-19
申请号:CN202311287247.1
申请日:2023-10-07
Applicant: 西安电子科技大学重庆集成电路创新研究院
Abstract: 本发明涉及一种应用于延迟锁相环的差分型电荷泵电路,包括:Cascode电流镜电路和开关电路,其中,Cascode电流镜电路包括:基本电流镜和改进Cascode电路,基本电流镜用于复制电流源的电流,并将复制得到的电流输入至改进Cascode电路;改进Cascode电路用于根据电流产生充电电流和放电电流,通过增加的串联MOS管增大开关电路输出的控制电压的摆幅;开关电路为差分型结构的开关电路,用于根据鉴频鉴相器输出的脉冲控制信号,控制Cascode电流镜电路的充电和放电,通过低通滤波器产生控制电压。本发明利用改进的Cascode电路结构降低充放电支路上的过驱动电压,产生一组低失配率的电荷泵充放电电流,经由一级滤波得到宽摆幅的控制电压。
-
-
-
-
-
-
-
-
-