-
-
公开(公告)号:CN104541232B
公开(公告)日:2018-01-30
申请号:CN201380044834.6
申请日:2013-09-16
Applicant: 英特尔公司
CPC classification number: G06F3/013 , G06F3/017 , G06F3/0304
Abstract: 系统和方法可通过仿真触摸屏机制来提供用于捕捉用户输入。在一个示例中,方法可包括基于与装置的用户相关联的凝视信息,识别在装置的正面显示器上的兴趣点;基于与装置的用户相关联的手势信息识别手动作;并且基于兴趣点和手动作,相对于正面显示器发起装置动作。
-
公开(公告)号:CN102668067A
公开(公告)日:2012-09-12
申请号:CN201080060049.6
申请日:2010-12-10
Applicant: 英特尔公司
IPC: H01L23/482
CPC classification number: H05K1/112 , G06F1/183 , H01L21/561 , H01L21/563 , H01L23/49833 , H01L24/16 , H01L24/81 , H01L2224/73203 , H01L2924/01046 , H01L2924/10253 , H01L2924/12042 , H01L2924/14 , H01L2924/1433 , H01L2924/00
Abstract: 描述了形成微电子结构的方法。这些方法的实施例包括通过热压接合将贴片结构附连到内插器、在安置于所述内插器的顶部表面上的互连结构的阵列周围来形成底部填充、固化所述底部填充、以及然后将管芯附连到所述贴片结构。
-
公开(公告)号:CN102668067B
公开(公告)日:2016-06-01
申请号:CN201080060049.6
申请日:2010-12-10
Applicant: 英特尔公司
IPC: H01L23/482
CPC classification number: H05K1/112 , G06F1/183 , H01L21/561 , H01L21/563 , H01L23/49833 , H01L24/16 , H01L24/81 , H01L2224/73203 , H01L2924/01046 , H01L2924/10253 , H01L2924/12042 , H01L2924/14 , H01L2924/1433 , H01L2924/00
Abstract: 描述了形成微电子结构的方法。这些方法的实施例包括通过热压接合将贴片结构附连到内插器、在安置于所述内插器的顶部表面上的互连结构的阵列周围来形成底部填充、固化所述底部填充、以及然后将管芯附连到所述贴片结构。
-
公开(公告)号:CN104541232A
公开(公告)日:2015-04-22
申请号:CN201380044834.6
申请日:2013-09-16
Applicant: 英特尔公司
CPC classification number: G06F3/013 , G06F3/017 , G06F3/0304 , G06F3/005
Abstract: 系统和方法可通过仿真触摸屏机制来提供用于捕捉用户输入。在一个示例中,方法可包括基于与装置的用户相关联的凝视信息,识别在装置的正面显示器上的兴趣点;基于与装置的用户相关联的手势信息识别手动作;并且基于兴趣点和手动作,相对于正面显示器发起装置动作。
-
公开(公告)号:CN103119580B
公开(公告)日:2016-08-17
申请号:CN201180046075.8
申请日:2011-09-24
Applicant: 英特尔公司
CPC classification number: G06F9/4881 , G06F9/5027 , G06F11/3409 , G06F11/3433 , G06F12/084 , G06F2201/88 , G06N5/02 , Y02D10/13 , Y02D10/22 , Y02D10/34
Abstract: 调度在异构多处理器计算平台中的应用的方法和设备被描述。在一个实施例中,将与处理器的多个处理器核心的性能(例如执行性能和/或功率消耗性能)有关的信息存储在计数器和/或表中(并对该信息进行跟踪)。处理器中的逻辑基于所存储的信息来确定哪个处理器核心应当执行应用。还要求保护并公开了其他实施例。
-
公开(公告)号:CN103119580A
公开(公告)日:2013-05-22
申请号:CN201180046075.8
申请日:2011-09-24
Applicant: 英特尔公司
CPC classification number: G06F9/4881 , G06F9/5027 , G06F11/3409 , G06F11/3433 , G06F12/084 , G06F2201/88 , G06N5/02 , Y02D10/13 , Y02D10/22 , Y02D10/34
Abstract: 调度在异构多处理器计算平台中的应用的方法和设备被描述。在一个实施例中,将与处理器的多个处理器核心的性能(例如执行性能和/或功率消耗性能)有关的信息存储在计数器和/或表中(并对该信息进行跟踪)。处理器中的逻辑基于所存储的信息来确定哪个处理器核心应当执行应用。还要求保护并公开了其他实施例。
-
公开(公告)号:CN111752889A
公开(公告)日:2020-10-09
申请号:CN202010124286.X
申请日:2020-02-27
Applicant: 英特尔公司
IPC: G06F15/78
Abstract: 描述了用于多级保留站的处理器和方法。例如,设备的一个实施例包括:执行电路,包括用于执行多个操作的多个功能单元;保留站,包括用于存储将在功能单元中的一个或多个上执行的对应多个操作的多个条目,保留站包括:第一RS级,用于保存第一子集的多个操作,其准备好供一个或多个功能单元执行或其期望准备好供功能单元执行;第二RS级,用于保存第二子集的多个操作,其不期望准备好供功能单元执行;操作评估电路,用于评估第一RS级中的操作,并且响应于标识不期望准备好执行的一个或多个操作,以促使一个或多个操作从第一RS级被移动到第二RS级。
-
公开(公告)号:CN111752744A
公开(公告)日:2020-10-09
申请号:CN202010135592.3
申请日:2020-03-02
Applicant: 英特尔公司
IPC: G06F11/10
Abstract: 本发明提供了用于提供可伸缩架构来用于在存储器中执行计算操作的技术。用于提供可伸缩架构来在存储器中高效地执行计算操作的技术包括存储器,所述存储器具有被耦合到存储器介质的介质访问电路。所述介质访问电路将:从存储器介质访问数据以执行所请求的操作,利用被包括在介质访问电路中的多个计算逻辑单元中的每一个来在所访问的数据上同时执行所请求的操作,以及向存储器介质写入从所请求的操作的执行所产生的结果得到的数据。
-
-
-
-
-
-
-
-