-
公开(公告)号:CN101662823B
公开(公告)日:2013-01-30
申请号:CN200910166617.X
申请日:2009-08-24
Applicant: 瑞萨电子株式会社
IPC: H04W52/02 , H04M1/73 , H03K19/003
CPC classification number: G06F1/3296 , G06F1/12 , G06F13/4243 , H04W52/0274 , Y02D10/14 , Y02D10/151 , Y02D70/00 , Y02D70/1224
Abstract: 本发明提供一种可以输入接口降低适合于有效载荷数据的采样的时钟信号的相位的数据采样单元的功耗的半导体集成电路及其动作方法。半导体集成电路(9)具备输入接口(5)和内部核心电路(72、73、75)。输入接口(5)包括迟滞电路(45)和数据采样单元(4)。迟滞电路(45)对第一和上述第二输入阈值(VthL、VthH)之间的输入信号进行检测。数据采样单元(4)按照同步信号来选择适合于数据的采样的采样时钟信号的相位,对有效载荷数据进行采样。在检测到休眠指令的情况下,休眠信号被提供给上述内部核心电路(72、73、75)和数据采样单元(4),将其控制成休眠模式。
-
公开(公告)号:CN102163981B
公开(公告)日:2014-12-10
申请号:CN201010574286.6
申请日:2010-11-29
Applicant: 瑞萨电子株式会社
CPC classification number: H04L27/3863 , H04B17/0085 , H04B17/21 , H04L25/06
Abstract: 本发明提供一种通信用半导体集成电路及其工作方法。集成电路包括:低噪声放大器(1);接收混频器(3、4);接收VCO(19);解调处理电路(5…12);调制处理电路(32…32);发送混频器(28、28);发送VCO(22);二阶特性失真校正电路(42);正交接收信号校正电路(13)及测试信号生成器(20)。测试信号生成器(20)利用VCO(22)生成第一测试信号和第二测试信号。在二阶失真特性校正模式下第一测试信号被提供给接收混频器期间,校正电路(42)改变接收混频器的工作参数而将二阶失真特性校正到最佳状态。在正交接收信号校正模式下第二测试信号被提供给接收混频器期间,校正电路(13)将正交接收信号(I、Q)的失配校正到最佳状态。本发明能够减轻进行二阶特性和I/Q失配这两个校正工作的测试信号发生电路的芯片占有面积的增大。
-
公开(公告)号:CN102307049A
公开(公告)日:2012-01-04
申请号:CN201110185923.5
申请日:2005-06-21
Applicant: 瑞萨电子株式会社
IPC: H04B1/00
CPC classification number: H04B1/006
Abstract: 本发明提供了一种可以减少元件个数,适于小型化的移动通信设备用的无线发送电路。在过去移动通信设备中必需的TX、RF、IF频带的3个振荡器中,可以用1个PLL合成器(SS)兼用作RF频带PLL和IF频带PLL,可以减少在芯片内必须占有大面积的振荡器个数,减少了元件个数。具体地说通过对RF频带PLL的VCO(21)的输出进行分频而生成RF、IF频带中使用的局部振荡信号。
-
公开(公告)号:CN1756093B
公开(公告)日:2011-08-10
申请号:CN200510078673.X
申请日:2005-06-21
Applicant: 瑞萨电子株式会社
CPC classification number: H04B1/006
Abstract: 本发明提供了一种可以减少元件个数,适于小型化的移动通信设备用的无线发送电路。在过去移动通信设备中必需的TX、RF、IF频带的3个振荡器中,可以用1个PLL合成器(SS)兼用作RF频带PLL和IF频带PLL,可以减少在芯片内必须占有大面积的振荡器个数,减少了元件个数。具体地说通过对RF频带PLL的VCO(21)的输出进行分频而生成RF、IF频带中使用的局部振荡信号。
-
公开(公告)号:CN102959875A
公开(公告)日:2013-03-06
申请号:CN201080067651.2
申请日:2010-06-22
Applicant: 瑞萨电子株式会社
CPC classification number: H04B1/40 , H03F1/0227 , H03F1/30 , H03F1/56 , H03F3/189 , H03F3/195 , H03F3/24 , H03F3/245 , H03F3/45968 , H03F2200/222 , H03F2200/318 , H03F2200/336 , H03F2200/375 , H03F2200/387 , H03F2200/408 , H03F2200/447 , H03F2200/451 , H03F2200/504 , H03G3/004 , H03G3/3042
Abstract: 在半导体器件(RFIC)的发送部(22)中,第一放大部(24)接收数字基带信号,通过数字处理来以第一增益进行放大。数字模拟转换部(25)将通过第一放大部(24)放大后的数字基带信号转换为模拟基带信号。调制部(32)根据模拟基带信号对局部振荡信号进行调制,由此生成发送信号。第二放大部(35)以可变的第二增益对发送信号进行放大。控制部(36)接收表示发送模式的信息,根据发送模式调整第一增益。
-
公开(公告)号:CN102959875B
公开(公告)日:2015-07-29
申请号:CN201080067651.2
申请日:2010-06-22
Applicant: 瑞萨电子株式会社
IPC: H03F1/02 , H03F1/30 , H03F1/56 , H03F3/189 , H03F3/195 , H03F3/24 , H03F3/45 , H03G3/00 , H03G3/30
CPC classification number: H04B1/40 , H03F1/0227 , H03F1/30 , H03F1/56 , H03F3/189 , H03F3/195 , H03F3/24 , H03F3/245 , H03F3/45968 , H03F2200/222 , H03F2200/318 , H03F2200/336 , H03F2200/375 , H03F2200/387 , H03F2200/408 , H03F2200/447 , H03F2200/451 , H03F2200/504 , H03G3/004 , H03G3/3042
Abstract: 在半导体器件(RFIC)的发送部(22)中,第一放大部(24)接收数字基带信号,通过数字处理来以第一增益进行放大。数字模拟转换部(25)将通过第一放大部(24)放大后的数字基带信号转换为模拟基带信号。调制部(32)根据模拟基带信号对局部振荡信号进行调制,由此生成发送信号。第二放大部(35)以可变的第二增益对发送信号进行放大。控制部(36)接收表示发送模式的信息,根据发送模式调整第一增益。
-
公开(公告)号:CN102307049B
公开(公告)日:2014-06-25
申请号:CN201110185923.5
申请日:2005-06-21
Applicant: 瑞萨电子株式会社
IPC: H04B1/00
CPC classification number: H04B1/006
Abstract: 本发明提供了一种可以减少元件个数,适于小型化的移动通信设备用的无线发送电路。在过去移动通信设备中必需的TX、RF、IF频带的3个振荡器中,可以用1个PLL合成器(SS)兼用作RF频带PLL和IF频带PLL,可以减少在芯片内必须占有大面积的振荡器个数,减少了元件个数。具体地说通过对RF频带PLL的VCO(21)的输出进行分频而生成RF、IF频带中使用的局部振荡信号。
-
公开(公告)号:CN101465663B
公开(公告)日:2012-11-21
申请号:CN200810184162.X
申请日:2008-12-16
Applicant: 瑞萨电子株式会社
IPC: H04B1/40
CPC classification number: H04B1/0082
Abstract: 本发明提供一种收发两用机,可降低多频带通信用电压控制振荡器的个数增加、宽带化、相位噪声的增加。收发两用机包括振荡器(34)、多个通信模块(Tx_B1k1...4)。各通信模块包括分频器(11...14)、混频器(9、10)。一个通信模块(Tx_B1k1)的分频器(11)的分频数设定为偶整数,从分频器提供给混频器的通信用本机信号成为具有90度相位差的正交信号。其他通信模块(Tx_B1k4)的分频器(14)的分频数设定为非整数,从分频器(14)提供给混频器的通信用本机信号成为具有与90度成规定偏置角度的相位差的非正交信号。发送器还包括用于将与偏置角度极性相反且绝对值大致相同的补偿偏置量给予关于其他通信模块(Tx_B1k4)的混频器的通信模拟信号的变换单元(35)。
-
公开(公告)号:CN102163981A
公开(公告)日:2011-08-24
申请号:CN201010574286.6
申请日:2010-11-29
Applicant: 瑞萨电子株式会社
CPC classification number: H04L27/3863 , H04B17/0085 , H04B17/21 , H04L25/06
Abstract: 本发明提供一种通信用半导体集成电路及其工作方法。集成电路包括:低噪声放大器(1);接收混频器(3、4);接收VCO(19);解调处理电路(5…12);调制处理电路(32…32);发送混频器(28、28);发送VCO(22);二阶特性失真校正电路(42);正交接收信号校正电路(13)及测试信号生成器(20)。测试信号生成器(20)利用VCO(22)生成第一测试信号和第二测试信号。在二阶失真特性校正模式下第一测试信号被提供给接收混频器期间,校正电路(42)改变接收混频器的工作参数而将二阶失真特性校正到最佳状态。在正交接收信号校正模式下第二测试信号被提供给接收混频器期间,校正电路(13)将正交接收信号(I、Q)的失配校正到最佳状态。本发明能够减轻进行二阶特性和I/Q失配这两个校正工作的测试信号发生电路的芯片占有面积的增大。
-
-
-
-
-
-
-
-