SiC MOSFET器件的制造方法及SiC MOSFET器件

    公开(公告)号:CN112701151A

    公开(公告)日:2021-04-23

    申请号:CN201911013564.8

    申请日:2019-10-23

    Abstract: 本公开提供一种SiC MOSFET器件的制造方法及SiC MOSFET器件。该方法包括:提供SiC外延片,在所述SiC外延片表面沉积生长掩膜层;刻蚀所述掩膜层,在所述掩膜层上形成第一刻蚀槽;再次刻蚀所述掩膜层,在所述第一刻蚀槽内形成第二刻蚀槽;通过第一刻蚀槽和第二刻蚀槽构成的离子注入窗口,注入第一高能离子,形成阶梯状形貌的阱区;注入第二高能离子,形成源区。本公开通过阶梯状形貌的离子注入窗口,来实现自对准工艺,可以非常精确的实现对沟道长度和位置的控制,工艺简单稳定。同时,形成阶梯状形貌的P阱区,扩展了两个P阱区之间的JFET区,增大了JFET区电流横向输出路径,进一步提升器件大电流密度输出能力。

    SiC MOSFET器件的制造方法及SiC MOSFET器件

    公开(公告)号:CN112701151B

    公开(公告)日:2022-05-06

    申请号:CN201911013564.8

    申请日:2019-10-23

    Abstract: 本公开提供一种SiC MOSFET器件的制造方法及SiC MOSFET器件。该方法包括:提供SiC外延片,在所述SiC外延片表面沉积生长掩膜层;刻蚀所述掩膜层,在所述掩膜层上形成第一刻蚀槽;再次刻蚀所述掩膜层,在所述第一刻蚀槽内形成第二刻蚀槽;通过第一刻蚀槽和第二刻蚀槽构成的离子注入窗口,注入第一高能离子,形成阶梯状形貌的阱区;注入第二高能离子,形成源区。本公开通过阶梯状形貌的离子注入窗口,来实现自对准工艺,可以非常精确的实现对沟道长度和位置的控制,工艺简单稳定。同时,形成阶梯状形貌的P阱区,扩展了两个P阱区之间的JFET区,增大了JFET区电流横向输出路径,进一步提升器件大电流密度输出能力。

    碳化硅肖特基二极管及其制备方法

    公开(公告)号:CN112713199A

    公开(公告)日:2021-04-27

    申请号:CN201911025571.X

    申请日:2019-10-25

    Abstract: 本公开提供一种碳化硅肖特基二极管及其制备方法。该二极管包括:第一导电类型碳化硅衬底、位于所述衬底上方的第一导电类型漂移层、位于所述漂移层上方的第二导电类型阻挡层和位于所述阻挡层上方的第一导电类型过渡层,所述过渡层包括用于设置所述肖特基二极管的结势垒区和位于所述结势垒区两侧的结终端保护区。本公开通过在SiC JBS漂移层上形成导电类型相反的碳化硅阻挡层,在不增加正向导通电阻的前提下,解决了SiC JBS反向漏电过大的问题,特别是反向偏压低电压时,肖特基反向漏电随电压增长而快速增大的问题。

    碳化硅肖特基二极管及其制备方法

    公开(公告)号:CN112713199B

    公开(公告)日:2022-10-11

    申请号:CN201911025571.X

    申请日:2019-10-25

    Abstract: 本公开提供一种碳化硅肖特基二极管及其制备方法。该二极管包括:第一导电类型碳化硅衬底、位于所述衬底上方的第一导电类型漂移层、位于所述漂移层上方的第二导电类型阻挡层和位于所述阻挡层上方的第一导电类型过渡层,所述过渡层包括用于设置所述肖特基二极管的结势垒区和位于所述结势垒区两侧的结终端保护区。本公开通过在SiC JBS漂移层上形成导电类型相反的碳化硅阻挡层,在不增加正向导通电阻的前提下,解决了SiC JBS反向漏电过大的问题,特别是反向偏压低电压时,肖特基反向漏电随电压增长而快速增大的问题。

Patent Agency Ranking