-
公开(公告)号:CN106502294B
公开(公告)日:2018-05-18
申请号:CN201610743445.8
申请日:2016-08-26
Applicant: 株式会社村田制作所
Inventor: 岛宗祐介
IPC: G05F1/56
CPC classification number: G05F3/08
Abstract: 本发明提供一种能改善输出电压上升时的过冲及上述速度的稳压电路。该稳压电路输出与基准电压相对应的目标电平的输出电压,包括:根据第1电极的第1电压与第3电极的第2电压之差即第1电压差来使输出电流流过第1电极与第2电极间,从而控制输出电压的输出晶体管;对第2电压进行控制以使得输出电压变为目标电平的运算放大器;启动电路,该启动电路在稳压电路启动前,将第2电压维持在第3电压以使得输出晶体管截止,并且在稳压电路启动后,能够利用运算放大器来控制第2电压;电流输出电路,该电流输出电路在输出电压小于规定电平的情况下从第3电极输出调整电流或对第3电极输出调整电流,以使得第1电压差变大。
-
公开(公告)号:CN103477558A
公开(公告)日:2013-12-25
申请号:CN201280018362.2
申请日:2012-07-26
Applicant: 株式会社村田制作所
CPC classification number: H04W52/52 , H03F3/195 , H03F3/211 , H03F3/245 , H03F3/68 , H03F3/72 , H03F2200/111 , H03F2203/7209 , H03G3/3042
Abstract: 本发明提供一种能以较小的面积实现多个检波方式的半导体集成电路装置及高频功率放大器模块。例如,设有:包含多级放大电路(AMP4~AMP1)、多个电平检测电路(DET4~DET1)、加法电路(ADD1、ADD2)等的对数检波部分;以及包含电平检测电路(DET6)等的线性检波部分。而且,将来自对数检波部分的输出电流和来自线性检波部分的输出电流分别乘以不同的系数之后进行相加来实现多个检波方式。具体而言,将来自对数检波部分的输出电流乘以6/5倍所得到的电流与来自线性检波部分的输出电流进行相加等来实现对数检波方式,将来自对数检波部分的输出电流乘以1/5倍所得到的电流与来自线性检波部分的输出电流乘以3倍所得到的电流进行相加等来实现对数-线性检波方式。
-
公开(公告)号:CN109391234B
公开(公告)日:2022-10-11
申请号:CN201810567786.3
申请日:2018-06-04
Applicant: 株式会社村田制作所
Inventor: 岛宗祐介
Abstract: 本发明提供一种即使在构成差动对的FET间存在特性的不同也可抑制输出电压的偏差的差动放大电路。差动放大电路具备:差动对,包含第一FET以及第二FET;第一电流源,生成第一FET以及第二FET中流动的电流;以及输出电路,基于差动对的动作,输出与第一FET的栅极电压和第二FET的栅极电压之差相应的输出电压,第一FET的背栅极与第一FET的栅极连接,第二FET的背栅极与第二FET的栅极连接,与输出电压相应的第一反馈电压输入到第二FET的栅极。
-
公开(公告)号:CN109391234A
公开(公告)日:2019-02-26
申请号:CN201810567786.3
申请日:2018-06-04
Applicant: 株式会社村田制作所
Inventor: 岛宗祐介
Abstract: 本发明提供一种即使在构成差动对的FET间存在特性的不同也可抑制输出电压的偏差的差动放大电路。差动放大电路具备:差动对,包含第一FET以及第二FET;第一电流源,生成第一FET以及第二FET中流动的电流;以及输出电路,基于差动对的动作,输出与第一FET的栅极电压和第二FET的栅极电压之差相应的输出电压,第一FET的背栅极与第一FET的栅极连接,第二FET的背栅极与第二FET的栅极连接,与输出电压相应的第一反馈电压输入到第二FET的栅极。
-
公开(公告)号:CN107395168B
公开(公告)日:2020-07-31
申请号:CN201611225572.5
申请日:2016-12-27
Applicant: 株式会社村田制作所
Inventor: 岛宗祐介
IPC: H03K17/00 , H03K17/081 , H03F1/30
Abstract: 本发明提供了对因电压或电流的输出切换而产生的特性劣化进行抑制的输出电路。输出电路包括:第1晶体管,第2晶体管,将基准电压和输入电压的差所对应的控制电压进行输出的运算放大器,以及根据控制信号,控制第1输出电压和第2输出电压的输出的开关电路,在控制信号为第1状态的情况下,开关电路将控制电压提供至第1晶体管的栅极,使第1晶体管导通,通过将第1晶体管的漏极与运算放大器电连接,从第1晶体管的漏极输出第1输出电压;在控制信号为第2状态的情况下,开关电路将控制电压提供至第2晶体管的栅极,使第2晶体管导通,通过将第2晶体管的漏极与运算放大器电连接,从第2晶体管的漏极输出第2输出电压。
-
公开(公告)号:CN108574461A
公开(公告)日:2018-09-25
申请号:CN201810139511.X
申请日:2018-02-09
Applicant: 株式会社村田制作所
Abstract: 本发明提供一种能够适当地限制放大器的输出的功率放大模块。功率放大模块(10)具备:放大器(21、22、23),将输入信号放大并输出;射极跟随器晶体管(Tr31、Tr32、Tr33),将对放大器(21、22、23)的偏置点进行控制的偏置信号供给到放大器(21、22、23);以及电流源(50),将追随控制电压的变化而变化的控制电流(Iec)供给到射极跟随器晶体管(Tr31、Tr32、Tr33)的集电极。电流源(50)将控制电流(Iec)限制在上限值以下。
-
公开(公告)号:CN106502294A
公开(公告)日:2017-03-15
申请号:CN201610743445.8
申请日:2016-08-26
Applicant: 株式会社村田制作所
Inventor: 岛宗祐介
IPC: G05F1/56
CPC classification number: G05F3/08
Abstract: 本发明提供一种能改善输出电压上升时的过冲及上述速度的稳压电路。该稳压电路输出与基准电压相对应的目标电平的输出电压,包括:根据第1电极的第1电压与第3电极的第2电压之差即第1电压差来使输出电流流过第1电极与第2电极间,从而控制输出电压的输出晶体管;对第2电压进行控制以使得输出电压变为目标电平的运算放大器;启动电路,该启动电路在稳压电路启动前,将第2电压维持在第3电压以使得输出晶体管截止,并且在稳压电路启动后,能够利用运算放大器来控制第2电压;电流输出电路,该电流输出电路在输出电压小于规定电平的情况下从第3电极输出调整电流或对第3电极输出调整电流,以使得第1电压差变大。
-
公开(公告)号:CN107863942B
公开(公告)日:2021-04-02
申请号:CN201710541979.7
申请日:2017-07-05
Applicant: 株式会社村田制作所
Abstract: 本发明提供一种对发送信号进行斜率控制的功率放大模块,其能抑制电路增大。功率放大模块包括:输出第一电流的第一电流源,该第一电流与用于控制放大信号的信号电平的电平控制电压相应;输出与电平控制电压相应的第二电流的第二电流源;第一晶体管,其基极被提供输入信号和第一偏置电流,其发射极接地;第二晶体管,其发射极连接至第一晶体管的集电极,其基极被提供第二电流,并从集电极输出将输入信号放大后的第一放大信号;以及第三晶体管,其集电极被提供第一电流,其基极被提供偏置控制电流或电压,并从发射极向第一晶体管的基极提供第一偏置电流。
-
公开(公告)号:CN106560758B
公开(公告)日:2018-05-22
申请号:CN201610885337.4
申请日:2016-10-10
Applicant: 株式会社村田制作所
IPC: G05F3/26
CPC classification number: H03F1/0222 , G05F3/262 , H03F1/301 , H03F1/302 , H03F3/04 , H03F3/191 , H03F3/193 , H03F3/21 , H03F2200/18 , H03F2200/451
Abstract: 本发明提供一种无论电源电压如何变动,均能稳定地输出电流的电流输出电路。本发明的电流输出电路包括:第1FET,对该第1FET的源极提供电源电压,对该第1FET的栅极提供第1电压,并从该第1FET的漏极输出第1电流;第2FET,对该第2FET的源极提供电源电压,对该第2FET的栅极提供第1电压,并从该第2FET的漏极输出输出电流;第1控制电路,该第1控制电路控制第1电压,使得第1电流成为目标电平;以及第2控制电路,该第2控制电路进行使第1FET的漏极电压与第2FET的漏极电压相等的控制。
-
公开(公告)号:CN107395168A
公开(公告)日:2017-11-24
申请号:CN201611225572.5
申请日:2016-12-27
Applicant: 株式会社村田制作所
Inventor: 岛宗祐介
IPC: H03K17/00 , H03K17/081 , H03F1/30
Abstract: 本发明提供了对因电压或电流的输出切换而产生的特性劣化进行抑制的输出电路。输出电路包括:第1晶体管,第2晶体管,将基准电压和输入电压的差所对应的控制电压进行输出的运算放大器,以及根据控制信号,控制第1输出电压和第2输出电压的输出的开关电路,在控制信号为第1状态的情况下,开关电路将控制电压提供至第1晶体管的栅极,使第1晶体管导通,通过将第1晶体管的漏极与运算放大器电连接,从第1晶体管的漏极输出第1输出电压;在控制信号为第2状态的情况下,开关电路将控制电压提供至第2晶体管的栅极,使第2晶体管导通,通过将第2晶体管的漏极与运算放大器电连接,从第2晶体管的漏极输出第2输出电压。
-
-
-
-
-
-
-
-
-