单粒子翻转故障注入方法及平台
    1.
    发明公开

    公开(公告)号:CN118688598A

    公开(公告)日:2024-09-24

    申请号:CN202410710088.X

    申请日:2024-06-03

    申请人: 安徽大学

    IPC分类号: G01R31/26 G11C29/56

    摘要: 本发明公开一种单粒子翻转故障注入方法及平台,包括将待测模块复制为故障注入电路和非故障注入电路,且故障注入电路与非故障注入电路中相同时序单元之间连接状态存储单元;控制电路结构单元中的故障注入电路和非故障注入电路在相同的时钟下运行特定数量的周期,并将此时非故障注入电路的逻辑值保存至状态存储单元;向目标电路结构单元中的故障注入电路注入单粒子翻转故障,根据目标电路结构单元的运行状态判断是否出现故障;若是则根据相应状态存储单元中的逻辑值对目标电路结构单元的运行状态进行修复;否则对目标电路结构单元所对应状态存储单元中存储的逻辑值进行更新,进行下一次故障注入;本发明可实现连续快速的SEU故障注入和修复。

    一种基于FPGA的轻量级M_SR PUF电路及系统

    公开(公告)号:CN116992499A

    公开(公告)日:2023-11-03

    申请号:CN202311006566.0

    申请日:2023-08-11

    申请人: 安徽大学

    IPC分类号: G06F21/73 G06F21/75 H04L9/32

    摘要: 本发明涉及一种基于FPGA的轻量级M_SR PUF电路,包括第一M_NAND延时门、第二M_NAND延时门、第一锁存器和第二锁存器,第一锁存器的输出端分别与第一M_NAND延时门的第一信号输入端、第二M_NAND延时门的第一信号输入端相连,第一M_NAND延时门的输出端分别与第二M_NAND延时门的第二信号输入端、第二锁存器的输入端相连,第二M_NAND延时门的输出端与第一M_NAND延时门的第二信号输入端相连,第二锁存器的输出端输出RES信号。本发明还公开了一种基于FPGA的轻量级M_SR PUF电路的评估系统。本发明中的MUX单元结构一致且位置固定,保证了延迟单元的公平性;达到了可观的输出响应质量指标,例如唯一性和稳定性;所提出的PUF电路面积消耗低,是目前轻量级物联网认证系统的良好候选者。

    近似4:2压缩器、乘法器、乘法器的计算方法及芯片

    公开(公告)号:CN118535126A

    公开(公告)日:2024-08-23

    申请号:CN202410393495.2

    申请日:2024-04-02

    申请人: 安徽大学

    IPC分类号: G06F7/523 G06F30/337

    摘要: 本发明提出了一种近似4:2压缩器、乘法器、乘法器的计算方法及芯片,属于集成电路技术领域。本发明中近似4:2压缩器的设计方法,在保持近似4‑1压缩器UCAC3的输入信号不变,将近似4‑1压缩器UCAC3的输出信号sum’的权重翻倍,记权重翻倍后的输出信号sum为近似4:2压缩器的输出信号carry,而后为近似4:2压缩器增加一个新的输出信号sum,根据上述近似压缩逻辑设计得到近似4:2压缩器。本申请提出的近似乘法器的精度和硬件性能实现了更好地折中。