多界面互连构件及具有其的功率模块

    公开(公告)号:CN119050091B

    公开(公告)日:2025-03-25

    申请号:CN202411509883.9

    申请日:2024-10-28

    Abstract: 本发明提供了一种多界面互连构件及具有其的功率模块,多界面互连构件包括:主体段,主体段的下表面为导电连接面;第一界面互连段,位于主体段的侧部并与主体段连接,第一界面互连段的下表面为第一互连面;第二界面互连段,位于主体段的侧部并与主体段连接,第二界面互连段的下表面为第二互连面;其中,主体段的下表面、第一界面互连段的下表面以及第二界面互连段的下表面中的至少一个设置有浸润槽。通过本申请提供的技术方案,能够解决相关技术中的功率模块内利用率低的问题。

    多界面互连构件及具有其的功率模块

    公开(公告)号:CN119050091A

    公开(公告)日:2024-11-29

    申请号:CN202411509883.9

    申请日:2024-10-28

    Abstract: 本发明提供了一种多界面互连构件及具有其的功率模块,多界面互连构件包括:主体段,主体段的下表面为导电连接面;第一界面互连段,位于主体段的侧部并与主体段连接,第一界面互连段的下表面为第一互连面;第二界面互连段,位于主体段的侧部并与主体段连接,第二界面互连段的下表面为第二互连面;其中,主体段的下表面、第一界面互连段的下表面以及第二界面互连段的下表面中的至少一个设置有浸润槽。通过本申请提供的技术方案,能够解决相关技术中的功率模块内利用率低的问题。

    半导体封装结构
    5.
    发明公开

    公开(公告)号:CN118969739A

    公开(公告)日:2024-11-15

    申请号:CN202411438306.5

    申请日:2024-10-15

    Abstract: 本发明提供了一种半导体封装结构,其中,半导体封装结构包括:封装壳,包括基板以及与基板连接的围板;半导体芯片,与基板连接;第一端子,与半导体芯片的第一侧连接;第二端子,与半导体芯片的第二侧连接;绝缘加强部,与围板连接,绝缘加强部包括第一绝缘加强肋和第二绝缘加强肋,第一绝缘加强肋设置在第一端子和第二端子之间,第二绝缘加强肋的两端分别与围板的相对的两个内表面连接,第一绝缘加强肋和第二绝缘加强肋相交且相连。本申请的技术方案能够有效地解决相关技术中的壳体的绝缘性能和结构强度难以兼顾的问题。

    一种利用有机硅凝胶灌封IGBT器件的系统

    公开(公告)号:CN116646258A

    公开(公告)日:2023-08-25

    申请号:CN202310592212.2

    申请日:2023-05-24

    Abstract: 本发明公开一种利用有机硅凝胶灌封IGBT器件的系统,涉及材料灌封技术领域,腔体上开设第一通孔、第二通孔和第三通孔,抽气泵的一端通过第一通孔与腔体的内部连通,抽气泵的另一端与第一三通阀的第一端连接,第一三通阀的第二端与废气处理装置连接,第一三通阀的第三端与第一绝缘气体存储容器连接;第二绝缘气体存储容器与第二三通阀的第一端连接,第二三通阀的第二端通过第二通孔与腔体的内部连通,第二三通阀的第三端与外界环境连接;硅凝胶注入装置通过第三通孔伸入至腔体的内部,实现对放置在腔体的内部的IGBT器件的灌封,本发明增设了两个绝缘气体存储容器和废气处理装置,提高了利用有机硅凝胶灌封得到的IGBT器件的耐压水平。

    功率模块及具有其的功率器件

    公开(公告)号:CN119028935B

    公开(公告)日:2025-03-18

    申请号:CN202411509868.4

    申请日:2024-10-28

    Abstract: 本发明提供了一种功率模块及具有其的功率器件,该功率模块包括衬板和芯片,衬板上设置有第一导电结构和第二导电结构,第一导电结构和第二导电结构均为轴对称结构,第一导电结构和第二导电结构的对称轴均沿功率模块的长度方向延伸,第一导电结构和第二导电结构上均设置有芯片;其中,功率模块还包括片状的第一互连片和第二互连片,芯片的上表面通过第一互连片与第一导电结构和/或第二导电结构导电连接,第一导电结构通过第二互连片与第二导电结构导电连接。通过本申请提供的技术方案,能够解决相关技术中的功率模块的散热能力较差的问题。

    半导体器件的封装结构和封装方法

    公开(公告)号:CN117766470B

    公开(公告)日:2024-05-14

    申请号:CN202410190217.7

    申请日:2024-02-20

    Abstract: 本申请公开了一种半导体器件的封装结构和封装方法,该半导体器件的封装结构包括:绝缘基板,绝缘壳体,多个绝缘肋条和半导体器件,其中绝缘壳体位于绝缘基板的一侧以围成容纳空间,绝缘壳体具有顶面和侧壁,至少一个侧壁具有多个间隔设置的条状结构;多个绝缘肋条位于相邻的多个条状结构之间,绝缘肋条分别与顶面和条状结构所在的侧壁连接,相邻条状结构之间具有间隔区域,绝缘肋条在第一方向上具有相对的两端,绝缘肋条的两端突出于间隔区域,第一方向为绝缘基板指向绝缘壳体的方向;半导体器件设置于容纳空间中;该半导体的封装结构实现了在高电压、小电流的应用场景下满足了器件的高绝缘强度需求。

Patent Agency Ranking