-
公开(公告)号:CN118536268A
公开(公告)日:2024-08-23
申请号:CN202410561318.0
申请日:2024-05-08
Applicant: 北京航天自动控制研究所
Abstract: 本申请提供一种物理加速机和物理加速系统,该物理加速机包括:多个硬件加速卡;其中,硬件加速卡通过板间同步信号同步;任一硬件加速卡包括一个主节点芯片,至少一个从节点芯片和至少一路对外的高速接口;芯片之间通过至少一路接口互连,通过对内同步控制信号进行同步;物理加速机通过对外的高速接口和对外的同步控制信号与数字空间互连;数字空间通过对外的同步控制信号,进行数字空间与硬件加速卡之间的同步控制。本申请提供的物理加速机可以在数字孪生领域大规模系统的数据采集和处理过程中,实现了数字空间与物理设备的系统同步,并将系统内数字端与物理端同步在微秒级的同时,又能保证数据的精度和真实性,另外接口通用化,可提升通用性。
-
公开(公告)号:CN118473409A
公开(公告)日:2024-08-09
申请号:CN202410561178.7
申请日:2024-05-08
Applicant: 北京航天自动控制研究所
Abstract: 本申请提供一种模数转换方法、单元、数模转换器、设备、存储介质,该方法包括:获取采样的Vtmp;确定当前的Vtmp与thresh之间的关系;若当前的Vtmp大于thresh,则确定当前的bit_cnt的值为1,Vtmp=Vtmp‑thresh;若当前的Vtmp不大于thresh,则bit_cnt的值为0;bit_cnt=bit_cnt‑1;若当前的bit_cnt+1大于1,则重新执行确定当前的Vtmp与最大阈值电压thresh之间的关系的步骤及后续步骤;若当前的bit_cnt+1小于1,则将所有转换位的值组成转换后的值,并输出转换后的值。本申请提供的方法有效提升模数转换效率。
-
公开(公告)号:CN118468784A
公开(公告)日:2024-08-09
申请号:CN202410561268.6
申请日:2024-05-08
Applicant: 北京航天自动控制研究所
IPC: G06F30/367 , H02M3/00
Abstract: 本申请实施例中提供了一种适用于电路图级仿真的DCDC电源模块行为级SPICE模型,涉及数字仿真模型设计技术领域,包括PGOOD模块、TRACK模块、RUN模块、CTRL模块、FB模块、COMP模块和输出接口模块;所述PGOOD模块分别与所述TRACK模块和所述COMP模块相连,所述TRACK模块分别与所述FB模块、所述CTRL模块相连,所述RUN模块与所述CTRL模块相连,所述FB模块与所述输出接口模块相连。本申请的适用于电路图级仿真的DCDC电源模块行为级SPICE模型还原了某电源模块的全引脚功能,使用该模型进行仿真,可以实现受外部电阻配置输出电压值、工作模式选择、软启动配置等功能。
-
公开(公告)号:CN118466290A
公开(公告)日:2024-08-09
申请号:CN202410567649.5
申请日:2024-05-09
Applicant: 北京航天自动控制研究所
IPC: G05B19/042
Abstract: 本申请提供一种数字空间求解加速平台,包括:机箱,内含背板;FPGA集群;FPGA集群包括多块FPGA板卡,每块FPGA板卡均与背板连接;其中产生同步门控信号的FPGA板卡为主控板,其他FPGA板卡均为受控板,各FPGA板卡之间通过背板传递同步门控信号;每块FPGA板卡包括控制端FPGA和受控端FPGA;控制端FPGA,包括解包组包模块、同步产生/接收模块、总线控制模块、普通IO控制模块;用于与外端电路仿真求解器通信;受控端FPGA,用于搭载与实际应用相关的功能程序,内含控制端FPGA对应的总线控制模块。本申请提供的平台可以在物理空间中对数字空间数据进行计算求解,有利于提高仿真系统计算速度。
-
-
-