-
公开(公告)号:CN114879957A
公开(公告)日:2022-08-09
申请号:CN202210302675.6
申请日:2022-03-24
Applicant: 北京时代民芯科技有限公司 , 北京微电子技术研究所
Abstract: 一种利用可扩展标签语言编辑Eclipse界面及调用工具的方法,利用编写好的XML文件对Eclipse界面进行设计开发,生成一个菜单界面,包括:菜单中的层次关系,每个菜单项的图标以及功能函数调用;或在Eclipse中调用外部工具,并为每个工具创建和传递参数,将配置参数以及外部工具调用指令以命令行的形式输出,完成后将生成结果在Eclipse中显示;或指定输入文件及文件类型,调用Eclipse的插件开发接口,完成对界面工具的使用。本方法中限定了Eclipse界面的布局,只需要利用XML文件创建或编辑界面中的不同元素并指定元素类型及属性,无需再进行排版设计、界面布局,从而减轻了界面设计的复杂程度;通过XML代码调用外部工具或使用Eclipse插件来完成功能设计,简化了代码设计过程,提高开发效率。
-
公开(公告)号:CN119849392A
公开(公告)日:2025-04-18
申请号:CN202411812271.7
申请日:2024-12-10
Applicant: 北京时代民芯科技有限公司 , 北京微电子技术研究所
IPC: G06F30/327 , G06N3/006 , G06N5/04
Abstract: 本发明提供了一种基于遗传算法的调试信号选择方法,包括:解析目标电路门级网表,将网表中所有寄存器按顺序进行二进制编码,一个二进制编码作为一个基因,形成基因库;根据拟选择调试信号数量、基因库和种群规模,随机初始化种群,并确定初始化种群中每个个体的恢复率;对初始化种群中的个体进行选择、交叉、变异以生成新种群;确定新种群中每个个体的恢复率,判断是否满足停止条件;若满足停止条件,选择恢复率最高个体的基因组合作为拟选择调试信号,若不满足停止条件,则重复初始化种群及种群中个体选择、交叉、变异过程,至满足停止条件。本发明解决了现有调试信号选择方法中存在的选择出的调试信号组可恢复程度不高以及运行速度慢的问题。
-
公开(公告)号:CN113886158A
公开(公告)日:2022-01-04
申请号:CN202111145489.8
申请日:2021-09-28
Applicant: 北京时代民芯科技有限公司 , 北京微电子技术研究所
IPC: G06F11/22 , G06F11/263
Abstract: 本发明涉及一种自动化的FPGA故障注入测试系统以及方法,该方法包括通过上位机软件读取待测电路文件;提取其中的输入输出信号等用户设计相关的信息;根据提取的信息自动生成用户设计控制电路,并与预定义的故障注入控制电路进行互连结合,自动生成完整的故障注入系统文件;通过Tcl脚本自动执行下位机硬件的综合实现过程;从而实现故障注入系统的自动化生成。本发明降低了故障注入系统的开发难度和使用门槛,节省了手工搭建故障注入系统的繁琐,使得设计人员无需深入研究复杂的FPGA设计方法,无需具备电路设计基础,即可方便进行故障注入系统的开发与搭建,提升了故障注入系统的使用范围,设计人员可以快速便捷地评估FPGA电路的可靠性。
-
公开(公告)号:CN113886158B
公开(公告)日:2024-04-02
申请号:CN202111145489.8
申请日:2021-09-28
Applicant: 北京时代民芯科技有限公司 , 北京微电子技术研究所
IPC: G06F11/22 , G06F11/263
Abstract: 本发明涉及一种自动化的FPGA故障注入测试系统以及方法,该方法包括通过上位机软件读取待测电路文件;提取其中的输入输出信号等用户设计相关的信息;根据提取的信息自动生成用户设计控制电路,并与预定义的故障注入控制电路进行互连结合,自动生成完整的故障注入系统文件;通过Tcl脚本自动执行下位机硬件的综合实现过程;从而实现故障注入系统的自动化生成。本发明降低了故障注入系统的开发难度和使用门槛,节省了手工搭建故障注入系统的繁琐,使得设计人员无需深入研究复杂的FPGA设计方法,无需具备电路设计基础,即可方便进行故障注入系统的开发与搭建,提升了故障注入系统的使用范围,设计人员可以快速便捷地评估FPGA电路的可靠性。
-
公开(公告)号:CN117453281A
公开(公告)日:2024-01-26
申请号:CN202311227240.0
申请日:2023-09-21
Applicant: 北京时代民芯科技有限公司 , 北京微电子技术研究所
Abstract: 本发明公开了一种从嵌入式操作系统结构化设备驱动向非结构化设备驱动移植的方法,属于嵌入式操作系统兼容技术领域。该方法以一种对嵌入式平台和外围设备具有统一管理体系的嵌入式操作系统结构化的设备驱动为输入,分析嵌入式操作系统结构化设备驱动中各个部分,以更精细的粒度划分驱动代码,根据非结构化设备驱动的函数接口重新组合封装,实现对嵌入式平台和外围设备没有统一管理体系的非结构化设备驱动对新设备和复杂设备的驱动开发,化简了代码设计难度,提高开发效率,缩短开发时间。
-
公开(公告)号:CN117131811A
公开(公告)日:2023-11-28
申请号:CN202311035740.4
申请日:2023-08-16
Applicant: 北京时代民芯科技有限公司 , 北京微电子技术研究所
IPC: G06F30/30 , G06F115/12
Abstract: 本发明涉及一种面向Verilog中Case语句的综合方法,首先对器件工艺库和包含Case语句的网表文件进行解析,得到描述Case语句的数据矩阵和地址矩阵,并构建保留“default”项的矩阵MatD和将“default”项展开的矩阵MatE;根据当前Case语句的规模,确定分解策略并分解;循环直至Case语句分解完毕,最后对分解得到的网络进行通用优化,并输出网表文件。本发明能够有效处理不同规模的Case语句,在给定工艺下,减小门级网表的延迟和面积,提升网表运行效率。
-
公开(公告)号:CN115080318A
公开(公告)日:2022-09-20
申请号:CN202210674247.6
申请日:2022-06-14
Applicant: 北京时代民芯科技有限公司 , 北京微电子技术研究所
IPC: G06F11/22 , G06F11/263 , G11C19/28
Abstract: 本发明提供了一种FPGA故障注入与故障定位方法、装置、设备、存储介质,方法包括:获取用户设计所使用FPGA中资源的Tile级坐标;利用FPGA的特征参数将资源的Tile级坐标转化为相应的帧地址和起始位偏移;对所使用资源的配置位进行逐位翻转注入,并记录每一配置位注入之后FPGA输出的数据;根据FPGA输出的数据确定会导致FPGA功能异常的配置位,反推出所有由于故障注入而出错的Tile级资源坐标,进而反推出资源对应的用户设计。本发明通过通用的Tile级资源坐标转化方式,使故障注入与故障定位适用于不同型号的SRAM型FPGA,大大提高了通用性,并且根据故障注入之后的结果信息能够自动反推出敏感的用户设计,方便设计人员对FPGA设计的可靠性进行评估,为后续的加固措施提供依据。
-
公开(公告)号:CN114970422A
公开(公告)日:2022-08-30
申请号:CN202210333437.1
申请日:2022-03-30
Applicant: 北京时代民芯科技有限公司 , 北京微电子技术研究所
IPC: G06F30/347
Abstract: 本发明属于集成电路领域,具体涉及一种基于强化学习的FPGA布局方法:首先,根据输入的网表文件,提取出FPGA设计电路中所包含的逻辑单元,进而完成逻辑单元的初始化布局操作;针对传统模拟退火方法布局收敛慢的问题,提出了多种搜索区域构建方法,能够有效提升布局解空间的搜索效率;在此基础上,提出了一种基于强化学习的最优搜索区域选择方法,能够自适应地选择出最优的搜索区域执行逻辑单元的交换操作。该布局方法能够在保持所需要的线长与关键路径延时的情形下,大幅度降低FPGA布局所需花费的时间。
-
-
-
-
-
-
-