鉴频鉴相器电路
    1.
    发明授权

    公开(公告)号:CN110365329B

    公开(公告)日:2023-04-21

    申请号:CN201810318222.6

    申请日:2018-04-10

    IPC分类号: H03L7/091

    摘要: 一种鉴频鉴相器电路,包括:第一信号鉴相支路,用于根据第一信号输出第一输出信号,所述第一输出信号与第一信号的上升沿相关;第二信号鉴相支路,用于根据第二信号输出第二输出信号,所述第二输出信号与第二信号的上升沿相关,所述第一信号相位优先于第二信号,相位差范围为[0,2π];若第一信号和第二信号的相位差大于π,当第一信号的上升沿到来后,第一输出信号保持为高电平,当第二信号的上升沿到来后,第二输出信号保持为低电平。本发明通过在第一信号鉴相支路和第二信号鉴相支路中分别设置第一输入单元和第二输入单元,以控制第一信号和第二信号上升沿到来时其所在支路的输出,从而彻底防止了盲区的产生,并加快整个电路的捕获过程。

    一种分频器及频率合成器

    公开(公告)号:CN107306133B

    公开(公告)日:2021-01-26

    申请号:CN201610240684.1

    申请日:2016-04-18

    发明人: 薛盘斗 冯光涛

    IPC分类号: H03L7/18 H03K23/64

    摘要: 本发明提供一种分频器及频率合成器,包括:第一触发器、第二触发器和反相器,其中,第一触发器的输出端连接第二触发器的输入端和反相器的输出端,第二触发器的输出端连接反相器的输入端和第一触发器的输入端,反相器的控制端连接控制信号,在第一触发器和电源电压之间设置控制模块,控制模块连接控制信号,控制模块用于控制第一触发器和电源电压之间的连接和断开,控制信号为第一模式信号时,只有第二触发器工作,实现N分频,控制信号为第二模式信号,且第二触发器的输出信号为第二模式信号时,实现N+1分频。本发明的分频器去除了或门结构,通过控制逻辑使输出信号高电平延长一个时钟周期,实现2分频到3分频的转换,降低了分频器的功耗。

    触发器
    3.
    发明公开

    公开(公告)号:CN107888168A

    公开(公告)日:2018-04-06

    申请号:CN201610872744.1

    申请日:2016-09-29

    发明人: 薛盘斗 冯光涛

    IPC分类号: H03K3/353

    CPC分类号: H03K3/353

    摘要: 本发明提供一种触发器,所述触发器包括脉冲信号发生器和条件放电触发器,所述脉冲信号发生器用于在时钟信号的上升沿和下降沿产生脉冲信号,所述条件放电触发器用于基于所述脉冲信号发生器所产生的脉冲信号对输入信号进行采样并锁存。本发明所提供的触发器为利用条件放电技术的脉冲式双边沿触发器,在时钟信号的上升沿和下降沿均能对输入信号进行采样并锁存,能够实现高速、低功耗的触发器。

    一种分频器及频率合成器

    公开(公告)号:CN107306133A

    公开(公告)日:2017-10-31

    申请号:CN201610240684.1

    申请日:2016-04-18

    发明人: 薛盘斗 冯光涛

    IPC分类号: H03L7/18 H03K23/64

    摘要: 本发明提供一种分频器及频率合成器,包括:第一触发器、第二触发器和反相器,其中,第一触发器的输出端连接第二触发器的输入端和反相器的输出端,第二触发器的输出端连接反相器的输入端和第一触发器的输入端,反相器的控制端连接控制信号,在第一触发器和电源电压之间设置控制模块,控制模块连接控制信号,控制模块用于控制第一触发器和电源电压之间的连接和断开,控制信号为第一模式信号时,只有第二触发器工作,实现N分频,控制信号为第二模式信号,且第二触发器的输出信号为第二模式信号时,实现N+1分频。本发明的分频器去除了或门结构,通过控制逻辑使输出信号高电平延长一个时钟周期,实现2分频到3分频的转换,降低了分频器的功耗。

    D触发器
    5.
    发明公开

    公开(公告)号:CN106961259A

    公开(公告)日:2017-07-18

    申请号:CN201610015666.3

    申请日:2016-01-11

    IPC分类号: H03K3/012 H03K3/3562

    摘要: 一种D触发器,适于输入第一时钟信号和第一数据信号,输出第二数据信号和与所述第二数据信号相反的第三数据信号;所述D触发器包括:脉冲信号发生电路,适于输入所述第一时钟信号、第一数据信号、第二数据信号和第三数据信号并产生时钟脉冲信号,响应于所述第一时钟信号的上升沿和下降沿,若所述第一数据信号与第二数据信号相反,则所述脉冲信号发生电路生成的时钟脉冲信号为脉冲信号,否则所述时钟脉冲信号保持低电平;锁存电路,响应于所述时钟脉冲信号,适于锁存所述第二数据信号和第三数据信号,或采样并传输所述第一数据信号和与所述第一数据信号相反的数据信号。本发明可以抑制冗余时钟脉冲信号的产生而降低功耗,还可以提高电路速度。

    鉴频鉴相器电路
    6.
    发明公开

    公开(公告)号:CN110365329A

    公开(公告)日:2019-10-22

    申请号:CN201810318222.6

    申请日:2018-04-10

    IPC分类号: H03L7/091

    摘要: 一种鉴频鉴相器电路,包括:第一信号鉴相支路,用于根据第一信号输出第一输出信号,所述第一输出信号与第一信号的上升沿相关;第二信号鉴相支路,用于根据第二信号输出第二输出信号,所述第二输出信号与第二信号的上升沿相关,所述第一信号相位优先于第二信号,相位差范围为[0,2π];若第一信号和第二信号的相位差大于π,当第一信号的上升沿到来后,第一输出信号保持为高电平,当第二信号的上升沿到来后,第二输出信号保持为低电平。本发明通过在第一信号鉴相支路和第二信号鉴相支路中分别设置第一输入单元和第二输入单元,以控制第一信号和第二信号上升沿到来时其所在支路的输出,从而彻底防止了盲区的产生,并加快整个电路的捕获过程。

    版图布局的设计方法及装置

    公开(公告)号:CN105653744A

    公开(公告)日:2016-06-08

    申请号:CN201410640866.9

    申请日:2014-11-13

    IPC分类号: G06F17/50

    摘要: 本发明公开了一种版图布局的设计方法及装置,其中,该方法包括:根据已完成的电子线路的原理图确定关键器件的版图布局参数;按照关键器件的版图布局参数对电子线路进行仿真;以及根据仿真结果对电子线路的原理图进行调整。本发明解决了LDE的工艺设计流程中工作量大且开发周期长的技术问题。

    源端开关的电荷泵、锁相环电路及抑制馈通效应的方法

    公开(公告)号:CN105490677A

    公开(公告)日:2016-04-13

    申请号:CN201410483106.1

    申请日:2014-09-19

    发明人: 朱光 冯光涛

    IPC分类号: H03L7/08

    CPC分类号: H02M3/07 H03L7/0891 H03L7/18

    摘要: 本发明公开了一种源端开关的电荷泵、锁相环电路及抑制馈通效应的方法。其中,该源端开关的电荷泵包括:在输出级包括一个电流源电路,电流源电路包括:开关管,其栅极作为电荷泵的开关端;电流源管,其源极与开关管的漏极相连以及其漏极作为电荷泵的输出端;以及馈通抑制电容,设置在开关管的栅端和电流源管的栅端之间,用于抑制馈通效应。本发明解决了相关技术中由于交叠电容的固定存在导致源端开关的电荷泵的馈通效应很难抑制的技术问题。

    源端开关的电荷泵、锁相环电路及抑制馈通效应的方法

    公开(公告)号:CN105490677B

    公开(公告)日:2018-10-23

    申请号:CN201410483106.1

    申请日:2014-09-19

    发明人: 朱光 冯光涛

    IPC分类号: H03L7/08

    摘要: 本发明公开了一种源端开关的电荷泵、锁相环电路及抑制馈通效应的方法。其中,该源端开关的电荷泵包括:在输出级包括一个电流源电路,电流源电路包括:开关管,其栅极作为电荷泵的开关端;电流源管,其源极与开关管的漏极相连以及其漏极作为电荷泵的输出端;以及馈通抑制电容,设置在开关管的栅端和电流源管的栅端之间,用于抑制馈通效应。本发明解决了相关技术中由于交叠电容的固定存在导致源端开关的电荷泵的馈通效应很难抑制的技术问题。

    低噪声放大器
    10.
    发明公开
    低噪声放大器 审中-实审

    公开(公告)号:CN105375890A

    公开(公告)日:2016-03-02

    申请号:CN201410410265.9

    申请日:2014-08-20

    发明人: 孙景业 冯光涛

    IPC分类号: H03F1/32 H03F1/26

    摘要: 本发明提供一种低噪声放大器,至少包括:第一放大管、第二放大管、第三放大管、第四放大管、第一电流源、第二电流源、第三电流源、第四电流源、第一电阻、第二电阻以及多个电容;所述第一放大管、所述第二放大管、所述第三放大管及所述第四放大管形成交叉耦合结构的放大电路,用于放大输入信号;所述第一电流源、所述第二电流源、所述第三电流源、所述第四电流源用于给电路提供直流偏置电流;所述第一电阻及所述第二电阻用于调节各电流源以改变所述直流偏置电流的大小。本发明的低噪声放大器功耗低、电路结构简化、耦合电容对信号的恶化作用小、线性度高。