-
公开(公告)号:CN116248108A
公开(公告)日:2023-06-09
申请号:CN202310149568.9
申请日:2023-02-16
申请人: 中国科学院微电子研究所
IPC分类号: H03K19/018 , G06F30/38
摘要: 本公开提供了一种电平转换电路、芯片及电子设备。电平转换电路包括:升压单元,被构造成电流镜结构,包括第一输入端、第二输入端和第一输出端,第一输入端连接第一电源,第二输入端连接第二电源,以在第一电源的作用下,在第一输出端产生镜像电流;第三晶体管,包括第三栅极、第三源极和第三漏极,第三栅极适用于接收第一电源的高电平信号,第三源极连接第一输出端;第三漏极连接第一电源;输出单元,包括第三输入端和第二输出端,第三输入端连接第二电源,输出单元适用于接收并响应第一信号,第二输出端输出第二电源的与第一电源相同电平的第二信号;其中,第一电源提供的电压低于第二电源提供的电压。
-
公开(公告)号:CN112737564A
公开(公告)日:2021-04-30
申请号:CN202011572415.8
申请日:2020-12-25
申请人: 中国科学院微电子研究所
IPC分类号: H03K19/0175
摘要: 本公开提供一种恒定摆率的信号驱动系统,包括:阶梯电压产生单元,用于提供多路等差递变的电压信号;多路选择器,一输入端与所述阶梯电压产生单元相连以接收所述多个等差递变的电压信号,另一输入端与一控制信号产生单元相连,用于在所述控制信号产生单元发出的控制信号控制下对多路等差递变的电压信号进行选择性输出;电压跟随单元,与所述多路选择器相连,起隔离作用并提高驱动能力;输出跟随单元,与所述电压跟随单元相连,用于驱动后接的负载单元。
-
公开(公告)号:CN112462121A
公开(公告)日:2021-03-09
申请号:CN202011092482.X
申请日:2020-10-13
申请人: 中国科学院微电子研究所
IPC分类号: G01R13/02
摘要: 本发明公开了一种眼图示波器系统及眼图测试方法,该系统包括:均衡器、时钟数据恢复电路和眼图示波器;输入信号经均衡器调节后,输入时钟数据恢复电路恢复输入信号的时钟信息,并将时钟信息和输入信号输入眼图示波器;眼图示波器包括算法逻辑模块、第一相位插值器和第一采样器;算法逻辑模块控制第一相位插值器输出时钟遍历N个相位,并控制第一采样器的阈值电压遍历M个电压值,从而测试每个相位和每个电压值下的误码率,获得M*N个测试点的眼图。本发明提供的系统和方法,用以解决现有技术中信号测试成本高的技术问题。提供了一种低成本的眼图示波器系统及眼图测试方法。
-
公开(公告)号:CN106951385A
公开(公告)日:2017-07-14
申请号:CN201710166006.X
申请日:2017-03-20
申请人: 中国科学院微电子研究所
摘要: 本发明提供了一种基于电容充放电结构的串行PWM信号解码电路,包括:时序逻辑产生电路,输入端接收PWM差分信号,并产生时序逻辑信号;至少两个电容充放电解码模块,输入端分别与时序逻辑产生电路的输出端连接,根据时序逻辑信号进行充放电;解码过程中电容充放电解码模块的充放电电容在充放电之前的电压为共模电压VCM,在充放电结束后充放电节点的电压为VC,通过判断二者的电压差极性识别PWM信号从而解码。本发明还提供了一种基于电容充放电结构的串行PWM信号解码方法。本发明结构简单,无需同步码流,避免了复杂的CDR及过采样结构的使用,实现了不同速率下的PWM信号解码,提高了信号传输效率降低了功耗。
-
公开(公告)号:CN117037863A
公开(公告)日:2023-11-10
申请号:CN202311039537.4
申请日:2023-08-17
申请人: 中国科学院微电子研究所
IPC分类号: G11C5/14 , G11C7/10 , G11C11/4074 , G11C11/4096
摘要: 本公开提供了一种存储器多值写入电路以及存储器,该多值写入电路包括:动态电压钳位电路、电流镜电路、权重调整电路以及第一选通开关;动态电压钳位电路基于输入的参考电流生成基准电流,电流镜电路将基准电流复制至权重调整电路,权重调整电路基于权重调整信号的控制形成写入电流,写入电流在第一选通开关的控制下写入至存储单元中,写入电流与基准电流之间具有线性倍数关系。通过优化电路结构,本公开实现在所有编码范围内都具有线性增加的写入电流,动态范围大且电流复制精度高,使写数据的准确性和可靠性得到有效提升。
-
公开(公告)号:CN116994620A
公开(公告)日:2023-11-03
申请号:CN202311039542.5
申请日:2023-08-17
申请人: 中国科学院微电子研究所
IPC分类号: G11C11/4074 , G11C11/4096
摘要: 本公开提供了一种存储单元及其驱动方法、动态随机存取存储器,该存储单元包括:读晶体管和写晶体管;读晶体管至少包括第一顶栅和第一背栅,第一顶栅与写晶体管的第二极连接,用于存储数据,第一背栅用于调整读晶体管的阈值电压;在数据读取阶段和保持阶段,第一背栅上施加第一电压;在数据写入阶段,第一背栅上施加第二电压,第一电压大于第二电压。本公开通过对存储单元中的读晶体管进行背栅的设置,在写入数据过程中对读晶体管的阈值电压进行调节,使读晶体管的第一顶栅电压得到一个高于目标数值的电压,当写晶体管的控制信号下降沿到来时,会衰减读晶体管第一顶栅的电压,实现存储节点电压的补偿效果,避免数据扰动、导致读写错误的问题产生。
-
公开(公告)号:CN116207979A
公开(公告)日:2023-06-02
申请号:CN202310078269.0
申请日:2023-01-17
申请人: 中国科学院微电子研究所
IPC分类号: H02M3/07
摘要: 本发明公开一种输出电压可控的电荷泵及其控制方法、电子设备,涉及电荷泵技术领域,以解决现有的电荷泵电压转换效率低,输出电压不可控的问题。所述输出电压可控的电荷泵包括:多级首尾连接的电荷泵模块和输出模块。每级电荷泵模块依次首尾连接,最后一级电荷泵模块的输出端与输出模块的输入端电连接。当电荷泵处于编程模式时,每级电荷泵模块在对应的控制电压的作用下,通过改变电荷泵模块对应的阈值电压的大小,确定对应的目标阈值电压。当电荷泵处于工作模式时,基于当前级电荷泵模块的输入电压与对应的目标阈值电压,确定当前级电荷泵模块的输出电压。输出模块用于基于每级电荷泵模块的输出电压,向负载装置供电。
-
公开(公告)号:CN112104044A
公开(公告)日:2020-12-18
申请号:CN202011005068.0
申请日:2020-09-22
申请人: 中国科学院微电子研究所
IPC分类号: H02J7/00
摘要: 本公开提供了一种应用于快速充电接口中的片外高压隔离电路包括:第一电压信号输出电路、第二电压信号输出电路、所述第二电压信号输出电路的关断电路、电荷吸收电路;其中,所述第一电压信号输出电路,包括:第一晶体管M1,第二电压信号输出电路,包括:第二晶体管M2、第三晶体管M3及电阻R1,第二电压信号输出电路的所述关断电路,包括:第四晶体管M4,电荷吸收电路,包括:第五晶体管M5,本发明能有效避免因充电线受损而短路导致的芯片内部核心电路器件的损坏。
-
公开(公告)号:CN118535090A
公开(公告)日:2024-08-23
申请号:CN202410563934.X
申请日:2024-05-08
申请人: 中国科学院微电子研究所
IPC分类号: G06F3/06
摘要: 本发明公开了一种数据存储方法、电路、存储介质及计算机设备,涉及存储器技术领域。其中方法应用于非易失存储器中,该方法包括:响应于数据存储指令,获取待存储数据,其中,待存储数据为有符号的二进制数据;将待存储数据转换为无符号数据,并在无符号数据中增加预设位数的冗余比特,得到转换后的非二进制数据;按照从高位到低位的顺序,循环执行以下步骤,直至非二进制数据全部写入非易失存储器的多值存储单元中:将非二进制数据中待编码的数据写入一个多值存储单元中,并读取多值存储单元中写入的数据,根据读取结果对未写入多值存储单元中的非二进制数据进行纠正。上述方法可以降低存储器的功耗消耗和时间消耗,提高存储器的寿命。
-
公开(公告)号:CN112152572B
公开(公告)日:2024-04-12
申请号:CN202011056141.7
申请日:2020-09-30
申请人: 中国科学院微电子研究所
摘要: 本公开提供了一种抗地电位漂移的信号接收电路和信号传输装置,其中,信号接收电路包括:第一相移电路、第二相移电路、差分比较器及参考电压切换电路;第一相移电路包括:第一输入端口、第一电阻、第一电容和第一输出端口;第二相移电路包括:第二输入端口、第二电阻、第二电容和第二输出端口;参考电压切换电路包括:参考电压源、第一逻辑开关、第二逻辑开关、第三逻辑开关、第四逻辑开关;差分比较器包括:第一正向比较输入端、第二正向比较输入端、第一负向比较输入端、第二负向比较输入端及输出端口。
-
-
-
-
-
-
-
-
-