一种正电压供电下的高精度负压检测电路

    公开(公告)号:CN107085132B

    公开(公告)日:2019-09-17

    申请号:CN201710351208.1

    申请日:2017-05-18

    Abstract: 一种正电压供电下的高精度负压检测电路,包括采样电压生成电路、带隙基准电压源、高精度电压比较器和输出驱动器,采样电压生成电路包括低压线性稳压管LDO和电阻分压网络,低压线性稳压管LDO稳定输出固定2.5V电压Vo与输入的负电压信号IN通过电阻分压得到正采样电压Vn,将Vn与带隙基准电压源产生的正基准电压Vref通过高精度电压比较器进行比较,Vn、Vref分别连接高精度电压比较器的负、正向输入端,比较结果通过输出驱动器输出对应的逻辑控制信号OUT,当输入信号IN为要检测的负电压信号时,输出驱动器输出逻辑高电平“1”,否则输出逻辑低电平“0”,实现了正电压供电下输入负电压信号的检测。

    一种正电压供电下的高精度负压检测电路

    公开(公告)号:CN107085132A

    公开(公告)日:2017-08-22

    申请号:CN201710351208.1

    申请日:2017-05-18

    Abstract: 一种正电压供电下的高精度负压检测电路,包括采样电压生成电路、带隙基准电压源、高精度电压比较器和输出驱动器,采样电压生成电路包括低压线性稳压管LDO和电阻分压网络,低压线性稳压管LDO稳定输出固定2.5V电压Vo与输入的负电压信号IN通过电阻分压得到正采样电压Vn,将Vn与带隙基准电压源产生的正基准电压Vref通过高精度电压比较器进行比较,Vn、Vref分别连接高精度电压比较器的负、正向输入端,比较结果通过输出驱动器输出对应的逻辑控制信号OUT,当输入信号IN为要检测的负电压信号时,输出驱动器输出逻辑高电平“1”,否则输出逻辑低电平“0”,实现了正电压供电下输入负电压信号的检测。

    单电感多输出电源变换器次级开关管衬底的可控性连接方法及其电路

    公开(公告)号:CN104638920B

    公开(公告)日:2017-03-01

    申请号:CN201510072359.4

    申请日:2015-02-11

    Applicant: 东南大学

    Abstract: 一种单电感多输出电源变换器次级开关管衬底的可控性连接方法,通过次级开关衬底的连接控制电路判断次级开关管的工作状态,决定各路次级开关管的衬底Bi(i=1,2,3,...,n)是连接到电感的输出端还是各条支路的输出Voi(i=1,2,3,...,n),以保证次级开关管的衬底始终连接到源、漏极中电位较低的一端。本发明采用简单的数字逻辑电路,对单电感多输出开关电源变换器次级开关管衬底可控性连接进行精确快速的控制,避免了体二极管效应对SIMO DC-DC变换器的影响,使得SIMO电路能够稳定的工作。

    一种高速输出驱动器电路

    公开(公告)号:CN105978553A

    公开(公告)日:2016-09-28

    申请号:CN201610395870.2

    申请日:2016-06-06

    Applicant: 东南大学

    CPC classification number: H03K19/0944

    Abstract: 一种高速输出驱动器电路,包括前置驱动级和功率管驱动级,其特征在于:从前置驱动级的输入端IN到功率管驱动级的输出OUT之间,驱动器电路采用了信号路径的多样化技术及分布式和加权开关驱动技术,信号从输入到输出通过两条不同传输路径传输,在前置驱动级中采用两组大、小尺寸不同的缓冲器组合,在功率管驱动级中采用与前置驱动级中缓冲器对应的两组大、小尺寸不同的输出晶体管组合,两组输出晶体管的输出端并行连接,前置驱动级按顺序激活输出驱动级的晶体管,以实现在不减小输出驱动器电流驱动能力的同时减小传输延时并减小输出信号从一个逻辑状态转换为另一个逻辑状态时输出电流的变化率di/dt。

    一种单电感多输出开关电源变换器的次环控制系统

    公开(公告)号:CN105846678B

    公开(公告)日:2018-04-24

    申请号:CN201610179549.0

    申请日:2016-03-25

    Applicant: 东南大学

    Abstract: 一种单电感多输出开关电源变换器的次环控制系统,在次环控制系统中,各次环控制支路中采用内部设有上门限电压VH和下门限电压VL的迟滞比较器取代传统次环误差放大器和次环PWM比较器,各次环控制支路迟滞比较器的输入分别为n‑1个差模电压Vfbi(i=1,2,…n‑1),Vfbi分别与上门限电压VH和下门限电压VL进行比较,当Vfbi低于下门限电压VL时,占空比控制信号PWM为高电平,相应输出支路中的次级功率开关管打开;当Vfbi高于上门限电压VH时,占空比控制信号PWM为低电平,相应输出支路中的次级功率开关管关断,从而实现通过迟滞比较器快速调节次级占空比信号。

    一种单电感多输出开关电源变换器的次环控制系统

    公开(公告)号:CN105846678A

    公开(公告)日:2016-08-10

    申请号:CN201610179549.0

    申请日:2016-03-25

    Applicant: 东南大学

    CPC classification number: H02M3/1584

    Abstract: 一种单电感多输出开关电源变换器的次环控制系统,在次环控制系统中,各次环控制支路中采用内部设有上门限电压VH和下门限电压VL的迟滞比较器取代传统次环误差放大器和次环PWM比较器,各次环控制支路迟滞比较器的输入分别为n?1个差模电压Vfbi(i=1,2,…n?1),Vfbi分别与上门限电压VH和下门限电压VL进行比较,当Vfbi低于下门限电压VL时,占空比控制信号PWM为高电平,相应输出支路中的次级功率开关管打开;当Vfbi高于上门限电压VH时,占空比控制信号PWM为低电平,相应输出支路中的次级功率开关管关断,从而实现通过迟滞比较器快速调节次级占空比信号。

    一种高速高精度的CMOS锁存比较器

    公开(公告)号:CN106067822B

    公开(公告)日:2020-02-18

    申请号:CN201610394755.3

    申请日:2016-06-06

    Applicant: 东南大学

    Abstract: 一种高速高精度的CMOS锁存比较器,包括前置放大级、锁存比较级和推挽输出级,前置放大级将输入信号放大后输出给锁存比较级进行比较后输出给推挽输出级,将锁存比较级的输出转换为逻辑信号输出。前置放大级采用有源电流镜为负载的差动对电路结构,锁存比较级采用差分输入电路结构,推挽输出级是输出缓冲区,将锁存比较级的输出转换为逻辑信号输出。

    一种高速高精度的CMOS锁存比较器

    公开(公告)号:CN106067822A

    公开(公告)日:2016-11-02

    申请号:CN201610394755.3

    申请日:2016-06-06

    Applicant: 东南大学

    Abstract: 一种高速高精度的CMOS锁存比较器,包括前置放大级、锁存比较级和推挽输出级,前置放大级将输入信号放大后输出给锁存比较级进行比较后输出给推挽输出级,将锁存比较级的输出转换为逻辑信号输出。前置放大级采用有源电流镜为负载的差动对电路结构,锁存比较级采用差分输入电路结构,推挽输出级是输出缓冲区,将锁存比较级的输出转换为逻辑信号输出。

Patent Agency Ranking