一种星载辐射计数字中频接收机

    公开(公告)号:CN110855300B

    公开(公告)日:2021-04-02

    申请号:CN201911120953.0

    申请日:2019-11-15

    IPC分类号: H04B1/00 H04B1/16 H04L25/03

    摘要: 本发明公开了一种星载辐射计数字中频接收机,包括:模数转换器和静态随机存储器型现场可编程门阵列,模数转换器用于将接收的模拟中频信号转换为数字信号,静态随机存储器型现场可编程门阵列对数字信号做如下处理:分路降速处理;多路信号同步处理,实现高速并行下变频;滤波;平方检波;接收到频域信号,依照需求挑选出所需频点,在频域上直接获取信号能量,并求和输出。本发明使用多相结构、多路并行处理,以达到等价高速的处理效果,符合现代科研观测对于频段划分的需求。

    FPGA配置FLASH芯片抗单粒子翻转电路及方法

    公开(公告)号:CN113380294A

    公开(公告)日:2021-09-10

    申请号:CN202110792634.5

    申请日:2021-07-13

    IPC分类号: G11C11/413

    摘要: 本发明公开了一种FPGA配置FLASH芯片抗单粒子翻转电路,包括配置管控FPGA芯片、超大规模FPGA芯片、主配置FLASH芯片、副配置FLASH芯片、供电芯片、第一接口和地测设备配置电路;所述超大规模FPGA芯片、主配置FLASH芯片和所述副配置FLASH芯片分别与所述配置管控FPGA芯片连接;所述配置管控FPGA芯片的使能端与所述供电芯片连接,所述供电芯片与所述副配置FLASH芯片连接;所述配置管控FPGA芯片通过所述第一接口与所述地测设备配置电路连接。相应地,本发明还公开了一种FPGA配置FLASH芯片抗单粒子翻转方法。本发明实现对超大规模FPGA配置FLASH芯片的电路降低失效率,提升可靠性。

    FPGA配置FLASH芯片抗单粒子翻转电路及方法

    公开(公告)号:CN113380294B

    公开(公告)日:2024-10-11

    申请号:CN202110792634.5

    申请日:2021-07-13

    IPC分类号: G11C11/413

    摘要: 本发明公开了一种FPGA配置FLASH芯片抗单粒子翻转电路,包括配置管控FPGA芯片、超大规模FPGA芯片、主配置FLASH芯片、副配置FLASH芯片、供电芯片、第一接口和地测设备配置电路;所述超大规模FPGA芯片、主配置FLASH芯片和所述副配置FLASH芯片分别与所述配置管控FPGA芯片连接;所述配置管控FPGA芯片的使能端与所述供电芯片连接,所述供电芯片与所述副配置FLASH芯片连接;所述配置管控FPGA芯片通过所述第一接口与所述地测设备配置电路连接。相应地,本发明还公开了一种FPGA配置FLASH芯片抗单粒子翻转方法。本发明实现对超大规模FPGA配置FLASH芯片的电路降低失效率,提升可靠性。

    一种星载辐射计数字中频接收机

    公开(公告)号:CN110855300A

    公开(公告)日:2020-02-28

    申请号:CN201911120953.0

    申请日:2019-11-15

    IPC分类号: H04B1/00 H04B1/16 H04L25/03

    摘要: 本发明公开了一种星载辐射计数字中频接收机,包括:模数转换器和静态随机存储器型现场可编程门阵列,模数转换器用于将接收的模拟中频信号转换为数字信号,静态随机存储器型现场可编程门阵列对数字信号做如下处理:分路降速处理;多路信号同步处理,实现高速并行下变频;滤波;平方检波;将时域信号通过傅里叶变换转换为频域信号,依照需求挑选出所需频点,在频域上直接获取信号能量,并求和输出。本发明使用多相结构、多路并行处理,以达到等价高速的处理效果,符合现代科研观测对于频段划分的需求。

    星载AIS多通道接收系统
    5.
    发明公开

    公开(公告)号:CN112054837A

    公开(公告)日:2020-12-08

    申请号:CN202010950863.0

    申请日:2020-09-10

    IPC分类号: H04B7/185 H04L27/00

    摘要: 本发明提供了一种星载AIS多通道接收系统,包括:天线模块及综合处理机模块;所述天线模块包括:若干个天线阵面单元,用于接收空间辐射电磁波信号;所述综合处理机模块包括:若干个互相独立的接收通道,每个接收通道对应一个所述天线阵面单元;所述接收通道包括:低噪声放大器、混频器、中频放大链路、模数转换电路、数字处理电路及晶振倍频电路;其中,所述综合处理机模块用于对所述数字信号进行数字波束形成处理,以得到基带信号的幅度加权参数和相位调节参数,并控制数字处理电路根据幅度加权参数和相位调节参数对所述数字信号进行幅度加权和相位调节。

    一种针对空间应用的高可靠ASIC芯片参数配置方法

    公开(公告)号:CN109408111A

    公开(公告)日:2019-03-01

    申请号:CN201811313290.X

    申请日:2018-11-06

    IPC分类号: G06F8/71

    摘要: 本发明公开了一种针对空间应用的高可靠ASIC芯片参数配置方法,包括以下步骤:1)在FPGA的芯片内部划分一部分可编程存储区域,在其中存放参数配置数据,其功能逻辑、参数值、时序接口根据PROM接口要求进行一致化设计;2)在FPGA验证板上,针对PROM对ASIC进行多次参数读取校验验证;3)当完成在FPGA基础上进行的参数配置预验证完成后,将FPGA上划出的可编程存储区域中的参数区烧录至PROM芯片,参数区以外程序区域进行ASIC流片工作。本发明实现高可靠ASIC芯片参数配置,防止ASIC芯片在空间环境中SRAM单粒子翻转。