芯片的版本号记录电路、芯片及电子设备

    公开(公告)号:CN220509420U

    公开(公告)日:2024-02-20

    申请号:CN202321994194.2

    申请日:2023-07-26

    Abstract: 本实用新型实施例提供了一种芯片的版本号记录电路、芯片及电子设备,涉及芯片领域,芯片包括多层金属层;电路包括:预设数量的逻辑位电路,用于记录芯片的当前版本号;逻辑位电路包括多组用于传输信号的连接线,并输出对应的标记信号;每组连接线包括相互独立的至少两条连接线,并且属于同一组的连接线设置于同一所述金属层中;金属层中的两条连接线分别与相邻金属层中的两条连接线对应连接;在一层金属层的两条连接线与相邻金属层的两条连接线之间的连接相对移动时,逻辑位电路对标记信号进行更新,以使标记信号组成的所述当前版本号同步变化。通过上述电路,能够通过调整任意金属层完成对输出数值的修改,提高了芯片制作效率。

    一种智能导游机充电写入设备

    公开(公告)号:CN213904327U

    公开(公告)日:2021-08-06

    申请号:CN202023310686.4

    申请日:2020-12-30

    Abstract: 本发明创造提供了一种智能导游机充电写入设备,其特征在于:包括TF写入模块、PC写入模块、差分开关模块、选通器模块、接口模块;系统启动工作之后,单片机判断当前工作模式是否为充电模式,如果是,打开充电写入端的16个USB接口的电源,为导游机进行充电,如果不是,则检测是否有TF卡插入,检测到TF卡则将差分开关选通至单片机,系统工作在TF模式;没有检测到TF卡则将差分开关选通至HUB,此时系统工作在PC模式;本发明创造所述的充电写入设备及充电写入方法实现了导游机系统升级和资源更新智能化,可以通过TF卡对导游机进行系统升级和资源更新,无需连接PC进行操作,并且支持一键批量操作,支持无人值守模式,为用户节约了大量的时间和人力投入。

    一种芯片升级仪
    3.
    实用新型

    公开(公告)号:CN222850933U

    公开(公告)日:2025-05-09

    申请号:CN202421767318.8

    申请日:2024-07-25

    Inventor: 庞龙

    Abstract: 本申请涉及硒鼓芯片技术领域,具体而言,涉及一种芯片升级仪,所述芯片升级仪包括主机和至少一台单片机,所述主机与云服务器通信连接,所述主机通过差分转换芯片同时与各单片机通信连接;其中,所述单片机包括主机通信接口、单片机主控程序调试端口、单片机主控程序下载端口、至少一个硒鼓芯片升级端口、升级数据传输端口。本申请所提供的芯片升级仪具备一键复位升级技术,通过端口连接主机和芯片,主机再和云服务器连接并下载升级数据,进而帮助客户重新激活被封锁的芯片,且芯片升级仪搭建自家云服务器,主机联网后可以实时更新升级数据,解决固件问题,同时节省退换货产生的时间成本,极大地减少因频繁固件升级而对客户造成的巨大损失。

    一种可更换系统盒子的POS收银机

    公开(公告)号:CN221079383U

    公开(公告)日:2024-06-04

    申请号:CN202323127682.6

    申请日:2023-11-20

    Abstract: 本实用新型涉及一种可更换系统盒子的POS收银机,包括显示装置,显示装置内置有底板,显示装置的背面设有容置空间及与容置空间相匹配的壳盖,容置空间用于放置系统盒子,系统盒子包括核心板,核心板通过金手指与底板上的金手指插座连接,核心板上集成有MXM接口。本实用新型形成了核心板和底板的模块化。通过更换系统盒子来满足客户不同的配置和升级、售后,使得收银设备的高度定制化可以通过模块化简单更换系统盒子,使得生产标准化,定制简单化,升级便捷化,大大提升了SOP收银机设备的兼容性。

    用于FPGA升级的离线下载器

    公开(公告)号:CN215416634U

    公开(公告)日:2022-01-04

    申请号:CN202121956218.6

    申请日:2021-08-19

    Abstract: 本申请涉及集成电路领域,公开了一种用于FPGA升级的离线下载器。该离线下载器包括CPU单元、N组缓冲单元、N组并行的JTAG接口单元和多路选择器,该CPU单元配置有TAP控制器和TCK、TMS、TDI端口,每组缓冲单元的第一、第二和第三输入端分别与CPU单元的TCK、TMS、TDI端口连接,每组JTAG接口单元的TCK、TMS、TDI接口分别与该每组缓冲单元的第一、第二和第三输出端连接,每组缓冲单元的第四输入端与每组JTAG接口单元的TDO连接,该多路选择器的第一、第二和第三输入端分别与该每组缓冲单元的第四输出端连接,该多路选择器的输出端连接至该CPU单元的TDO端口。本申请的实施方式能够实现多个FPGA器件并行离线升级。

    一种用于点灯设计的交换机组件

    公开(公告)号:CN215068210U

    公开(公告)日:2021-12-07

    申请号:CN202120588212.1

    申请日:2021-03-23

    Abstract: 本实用新型涉及交换机领域,尤其涉及一种用于点灯设计的交换机组件,包括:电源、交换机主板和灯板装置,所述交换机主板包括CPU和与所述CPU相连接的交换芯片,所述灯板装置包括FPGA芯片和LED灯,所述FPGA芯片与所述CPU以IIC相连接,所述FPGA芯片与所述交换芯片相连接,所述FPGA芯片与所述LED灯相连接,所述FPGA芯片内烧录了可以兼容多种型号的点灯程序,所述LED灯采用共阳极配置。采用本实用新型,可以在不改变现有设计的情况下适应不同的产品型号,从而缩短研发时间和成本,减少库存压力,加快产品推出的时间。同时,使用统一的灯板装置也会是产品内部和外部看起来更加美观。

    FPGA升级系统
    8.
    实用新型

    公开(公告)号:CN212181459U

    公开(公告)日:2020-12-18

    申请号:CN202021159521.9

    申请日:2020-06-19

    Abstract: 本实用新型公开了一种FPGA升级系统。该FPGA系统包括上位机、双向数据链路、FPGA和存储单元;FPGA包括嵌入式软核MICROBLAZE模块;上位机通过双向数据链路与嵌入式软核MICROBLAZE模块连接。在FPGA的升级过程中,采用双向数据链路实现将上位机提供的FPGA升级的配置程序传输至嵌入式软核MICROBLAZE模块,并存储至存储单元中,实现了无需JTAG接口、拆卸FPGA和返厂等过程即可实现对FPGA的升级,简化了FPGA配置程序的升级过程。同时还可以将FPGA的升级状态传输至上位机,以使上位机根据FPGA的升级状态信息判断FPGA是否升级成功,提高了FPGA的升级可靠性。

    一种基于多个同类型背板CPLD在线升级装置

    公开(公告)号:CN210573745U

    公开(公告)日:2020-05-19

    申请号:CN201922027546.7

    申请日:2019-11-21

    Inventor: 张猛 方兰兰

    Abstract: 本实用新型提供了一种基于多个同类型背板CPLD在线升级装置,包括多个与硬盘背板连接的选通器;每个选通器包括IPMB接口模块、CPLD选通控制模块和CPLD通道选通模块;IPMB接口模块用于与主板IPMB连接,用于接收在线升级信号;CPLD选通控制模块用于向CPLD通道选通模块发送选通信号;CPLD通道选通模块用于将主板IPMB信号发送至CPLD选通控制模块。本实用新型中通过多个选通器中CPLD选通控制模块接收主板发送的指令来确认多个相同类型硬盘背板中需要升级的硬盘背板中CPLD硬核地址,并控制对应的CPLD通道选通模块导通,使主板IPMB与硬盘背板直接进行连接,从而实现在线升级。

    一种支持动态配置的FPGA主模式SPI加载电路

    公开(公告)号:CN207503218U

    公开(公告)日:2018-06-15

    申请号:CN201721430517.X

    申请日:2017-10-30

    Abstract: 本实用新型公开一种支持动态配置的FPGA主模式SPI加载电路。本实用新型包括主FPGA模块、JTAG模块、配置FPGA模块、闪存模块、DSP模块、以太网模块和RS232模块;所述主FPGA模块连接所述JTAG模块和所述配置FPGA模块,所述配置FPGA模块还连接所述闪存模块和所述DSP模块,所述DSP模块还连接所述以太网模块和所述RS232模块。本实用新型能够通过网络或者串口等对主FPGA模块的配置闪存模块进行动态配置,使得主FPGA模块的程序升级变得更为方便;同时兼容经典的FPGA主模式SPI加载方式,不影响JTAG模块对主FPGA模块和闪存模块的正常操作。

Patent Agency Ranking