一种多个FPGA芯片之间计数器同步的装置、系统及方法

    公开(公告)号:CN111258371A

    公开(公告)日:2020-06-09

    申请号:CN202010018447.7

    申请日:2020-01-08

    Abstract: 本发明提供了一种多个FPGA芯片之间计数器同步的装置、系统及方法,该装置包括定时器、反相器、MOS管、计数器、信号驱动电路模块,所述定时器的输出端与所述反相器一端相连,所述反相器另一端与所述MOS管栅级相连,所述MOS管源级接地,所述MOS管漏级输出同步触发信号,所述计数器的输入端输入CLK信号,所述计数器的输出端与所述信号驱动电路模块一端相连,所述信号驱动电路模块另一端与所述MOS管漏极相连。本发明的有益效果是:在无需其他芯片的参与情况下,可以消除系统启动时,因为各FPGA芯片上电时间差异、从FLASH加载代码时间差异而引起的计数器不同步的问题。

    一种电网过程交换机及配置方法

    公开(公告)号:CN111131092A

    公开(公告)日:2020-05-08

    申请号:CN201911408575.6

    申请日:2019-12-31

    Abstract: 本发明提供了一种电网过程交换机及配置方法,该电网过程层交换机包括CPU、交换芯片、扩展交换芯片,所述CPU分别与所述交换芯片和所述扩展交换芯片相连,所述交换芯片设有多个业务端口,所述扩展交换芯片设有多个MMS口,多个所述MMS口之间通过VLAN方法实现数据相互隔离。本发明的有益效果是:本发明实现了电网交换机需要多个MMS口,从物理上隔离了MMS口与交换机普通业务口的隔离,并且通过扩展交换芯片,可以实现多个MMS口,并利用VLAN技术实现MMS口之间数据隔离,从而实现电网数据网络安全。

    基于FPGA的SV延时可测方法、装置、系统及存储介质

    公开(公告)号:CN113194008B

    公开(公告)日:2023-02-28

    申请号:CN202110460305.0

    申请日:2021-04-27

    Abstract: 本发明提供了一种基于FPGA的SV延时可测方法、装置、系统及存储介质,该SV延时可测方法包括执行以下步骤:步骤1:上电后FPGA启动计数器;步骤2:FPGA接收来自PHY的数据帧,FPGA解析并判断该数据帧,如果以太网类型为0x88BA,则FPGA判定该数据帧为SV数据帧,并执行下一步骤,否则执行步骤7;步骤3:将步骤2判定的SV数据帧里面的交换延时累加值ART记为t1。本发明的有益效果是:本发明的SV延时可测方法将以太网帧类型的帧格式进行重新编码,选取了一个保留字段的帧类型进行编码,将两个标志位编码到帧类型里面,当数据帧离开交换机时,将数据帧重新编码恢复帧类型,保证了SV有24位的计数值。

    一种可扩展多通道的光模块的测试系统

    公开(公告)号:CN114337812A

    公开(公告)日:2022-04-12

    申请号:CN202111663518.X

    申请日:2021-12-30

    Inventor: 嵇成友 程四平

    Abstract: 本发明提供了一种可扩展多通道的光模块的测试系统,包括PC、交换机、误码仪、测试板、光模块、多通道衰减器光功率计、光开关、光示波器,PC与交换机相连,交换机分别与误码仪、测试板、多通道衰减器光功率计、光示波器相连,误码仪与测试板相连,测试板分别与多个光模块相连,多通道衰减器光功率计分别与光模块和误码仪相连,光开关一端与多个光模块相连,光开关另一端与光示波器相连。本发明的有益效果是:本发明的多通道是将测试板并联的方式扩展光模块的插槽,并且每个测试板与光模块之间的通讯都是独立的,每个通道对应的误码测试通道也是独立的,因本发明的测试系统将模块写配置、调试、测试、写码都整合在一起,这种独立测试板的设计,将会使本发明通讯速度有数倍提升。

    一种保护CPU正常上电启动的方法及系统

    公开(公告)号:CN111124826A

    公开(公告)日:2020-05-08

    申请号:CN201911327961.2

    申请日:2019-12-20

    Abstract: 本发明提供了一种保护CPU正常上电启动的方法及系统,该方法包括:步骤1,监控步骤:监控CPU输出的串口信息,判断CPU是否正常启动,若CPU正常启动,那么单片机无动作并进入主程序,若CPU没有正常启动,那么执行步骤2处理步骤;步骤2,处理步骤:向CPU发出掉电信号,把CPU供电电路断开指定时间,从而实现CPU自动上电重启。本发明的有益效果是:本发明通过一种低成本单片机MCU芯片,完成了对复杂CPU上电启动保护,实现CPU由于外界干扰等因素无法正常启动时,自动掉电重启的功能。

    一种SFP光模块及其抑制广播风暴的方法

    公开(公告)号:CN109547111A

    公开(公告)日:2019-03-29

    申请号:CN201910014224.0

    申请日:2019-01-08

    Abstract: 本发明提供了一种SFP光模块,包括金手指、可编程逻辑器件、激光驱动芯片、发射激光器和接收激光器,其中,所述可编程逻辑器件分别通过SERDES接口、IIC接口与所述金手指连接,所述可编程逻辑器件分别通过SERDES接口、IIC接口与所述激光驱动芯片连接,所述激光驱动芯片的输出端与所述发射激光器的输入端连接,所述激光驱动芯片的输入端与所述接收激光器的输出端连接。本发明还提供了一种SFP光模块的抑制广播风暴的方法。本发明的有益效果是:实现了抑制广播风暴的作用,并且具有体积小和功耗低的优点。

    一种多通道的光模块误码仪的测试方法与可读存储介质

    公开(公告)号:CN114172566B

    公开(公告)日:2023-06-02

    申请号:CN202111473200.5

    申请日:2021-12-02

    Inventor: 嵇成友 张芳达

    Abstract: 本发明提供了一种多通道的光模块误码仪的测试方法,包括以下步骤:S1、将误码仪和电脑通过以太网连接;S2、选择与电脑相连的误码仪的IP地址和端口号,选择要测试的速率和码型;S3、初始化通道,将选择要测试的速率和码型写入误码仪并开启一个工作线程;S4、误码仪开启的工作线程为:循环获取误码数,并将误码数和测试时间显示出来。本发明还提供了一种可读存储介质。本发明的有益效果是:在USB通信之外新增以太网通信,以便在USB端口不够用时可以转用网,还可以选择多种测试速率,且每个通道的测试速率相互独立,可以多种速率的光模块一起测试,提高了测试效率。

    一种多通道的光模块误码仪的测试方法与可读存储介质

    公开(公告)号:CN114172566A

    公开(公告)日:2022-03-11

    申请号:CN202111473200.5

    申请日:2021-12-02

    Inventor: 嵇成友 张芳达

    Abstract: 本发明提供了一种多通道的光模块误码仪的测试方法,包括以下步骤:S1、将误码仪和电脑通过以太网连接;S2、选择与电脑相连的误码仪的IP地址和端口号,选择要测试的速率和码型;S3、初始化通道,将选择要测试的速率和码型写入误码仪并开启一个工作线程;S4、误码仪开启的工作线程为:循环获取误码数,并将误码数和测试时间显示出来。本发明还提供了一种可读存储介质。本发明的有益效果是:在USB通信之外新增以太网通信,以便在USB端口不够用时可以转用网,还可以选择多种测试速率,且每个通道的测试速率相互独立,可以多种速率的光模块一起测试,提高了测试效率。

Patent Agency Ranking