FPGA配置FLASH芯片抗单粒子翻转电路及方法

    公开(公告)号:CN113380294B

    公开(公告)日:2024-10-11

    申请号:CN202110792634.5

    申请日:2021-07-13

    IPC分类号: G11C11/413

    摘要: 本发明公开了一种FPGA配置FLASH芯片抗单粒子翻转电路,包括配置管控FPGA芯片、超大规模FPGA芯片、主配置FLASH芯片、副配置FLASH芯片、供电芯片、第一接口和地测设备配置电路;所述超大规模FPGA芯片、主配置FLASH芯片和所述副配置FLASH芯片分别与所述配置管控FPGA芯片连接;所述配置管控FPGA芯片的使能端与所述供电芯片连接,所述供电芯片与所述副配置FLASH芯片连接;所述配置管控FPGA芯片通过所述第一接口与所述地测设备配置电路连接。相应地,本发明还公开了一种FPGA配置FLASH芯片抗单粒子翻转方法。本发明实现对超大规模FPGA配置FLASH芯片的电路降低失效率,提升可靠性。

    一种星载辐射计数字中频接收机

    公开(公告)号:CN110855300A

    公开(公告)日:2020-02-28

    申请号:CN201911120953.0

    申请日:2019-11-15

    IPC分类号: H04B1/00 H04B1/16 H04L25/03

    摘要: 本发明公开了一种星载辐射计数字中频接收机,包括:模数转换器和静态随机存储器型现场可编程门阵列,模数转换器用于将接收的模拟中频信号转换为数字信号,静态随机存储器型现场可编程门阵列对数字信号做如下处理:分路降速处理;多路信号同步处理,实现高速并行下变频;滤波;平方检波;将时域信号通过傅里叶变换转换为频域信号,依照需求挑选出所需频点,在频域上直接获取信号能量,并求和输出。本发明使用多相结构、多路并行处理,以达到等价高速的处理效果,符合现代科研观测对于频段划分的需求。

    一种适用于MPSK解调的快速精确频率同步方法

    公开(公告)号:CN106453188B

    公开(公告)日:2019-09-24

    申请号:CN201610870769.8

    申请日:2016-09-29

    IPC分类号: H04L27/26

    摘要: 本发明提供了一种适用于MPSK解调的快速精确频率同步方法,包括以下步骤:S1:获取MPSK接收信号,去调制得到调制载波信号,对调制载波信号进行K点的FFT处理,并对结果进行求模选大得到粗估计频率值;S2:根据粗估计频率值对MPSK接收信号进行频率粗补偿,补偿后的数据序列再次进行M次方复乘去调制,然后进行窄带滤波及N倍抽取,再求模选大得到精细估计频率值;S3:将精细估计频率值与粗估计频率值进行相加,得到最终的DDS频率字,并采用该DDS频率字对输入的MPSK接收信号进行精确频率补偿。本发明的频率同步方法资源占用率小,频率估计精度高,适用于连续和突发MPSK调制信号的频率快速精确估计和补偿。

    高速并行处理的自适应盲均衡方法及装置

    公开(公告)号:CN106254286B

    公开(公告)日:2019-06-14

    申请号:CN201610871184.8

    申请日:2016-09-29

    IPC分类号: H04L25/03

    摘要: 本发明提出一种高速并行处理的自适应盲均衡方法及装置,该方法包括以下步骤:S1:获取一组N路并行信号,采样N路并行信号,第i路并行信号取其中的采样信号X(i)‑X(N+i);S2:对其中一路并行信号的采样信号进行盲均衡处理,得到反馈的盲均衡的系数矢量和采样信号在系统矢量矫正下的矫正信号值;S3:以步骤S2中得到的系数矢量对其余路并行信号的采样信号进行矫正,得到相应的矫正信号值;S4:输出第1‑N路的矫正信号值,获取下一组N路并行信号,返回步骤S1执行。在单一支路采用简单的盲均衡处理,再将得出的均衡系数反馈至其他各支路,完成高速并行信号的盲均衡处理,从而在节省硬件资源的情况下完成高速数据的快速盲均衡处理。

    一种低信噪比下自适应数字解调系统

    公开(公告)号:CN105516041B

    公开(公告)日:2019-01-22

    申请号:CN201510854861.0

    申请日:2015-11-30

    IPC分类号: H04L27/227

    摘要: 本发明提供了一种低信噪比下自适应数字解调系统,包括:数字下变频模块,速率检测模块,载波锁相环路,锁定检测模块,匹配滤波模块,位同步环模块及数据判决模块,其在低信噪比和高动态共存的不利条件下,实现了快速、低误码率和低损耗的解调系统,而且采用了较低复杂度的同时节省了大量的硬件的存储空间,发明在多速率模式下,能够快速自适应的检测速率并进行载波恢复,载波锁相环路采用了渐变的环路带宽,随着环路更新时间的增加逐渐缩短环路带宽,提高了环路的锁定速度和环路稳定性,最后配合Gardener定时同步方法,完成低信噪比高动态下的解调系统。

    基于FPGA的极低信噪比的载波跟踪方法及跟踪装置

    公开(公告)号:CN107040488A

    公开(公告)日:2017-08-11

    申请号:CN201610996238.3

    申请日:2016-11-11

    摘要: 本发明公开了一种基于FPGA的极低信噪比的载波跟踪方法及跟踪装置,该方法包括:采用数字下变频单元抽取载波信号,作为输入信号;对输入信号鉴频鉴相,得到输入信号的频率以及相位;采用锁频环环路滤波器及锁相环环路滤波器对频率及相位进行环路滤波,输出滤波输出值;调节滤波输出值调节输出频率,与输入信号进行混频,形成闭环跟踪。该装置包括:数字下变频单元、鉴频器、鉴相器、环路滤波器及数字控制振荡器。本发明的基于FPGA的极低信噪比的载波跟踪方法及跟踪装置,结合锁相环和锁频环的优点,能够兼顾噪声和动态性能指标,使得跟踪环路能够在极低信噪比、高动态、大频偏的情况下快速且稳定的锁定。

    Ka波段射频调制系统及方法

    公开(公告)号:CN106160755A

    公开(公告)日:2016-11-23

    申请号:CN201610871089.8

    申请日:2016-09-29

    摘要: 本发明提出一种Ka波段射频调制系统及方法,包括:基带信号处理模块,接收数字基带信号,用以对其根据对应调制方式进行星座图映射,并对生成的星座图映射符号进行成形滤波后输出;数模转换处理模块,连接所述基带信号处理模块,用以将成形滤波后的数据信号进行数模转换并滤波,输出模拟基带信号;载波源生成模块,用以生成并输出调制用的载波信号;正交模拟调制器,连接所述数模转换处理模块和所述载波源生成模块,用以根据载波信号对模拟基带信号进行正交模拟调制,输出调制后的射频信号。解决了常用调制系统性能指标及灵活性差等问题,达到了实现电路简单、体积占用小、功耗低、调制性能指标优异、灵活性强的特点。

    基于FPGA的极低信噪比的载波跟踪方法及跟踪装置

    公开(公告)号:CN107040488B

    公开(公告)日:2019-09-24

    申请号:CN201610996238.3

    申请日:2016-11-11

    摘要: 本发明公开了一种基于FPGA的极低信噪比的载波跟踪方法及跟踪装置,该方法包括:采用数字下变频单元抽取载波信号,作为输入信号;对输入信号鉴频鉴相,得到输入信号的频率以及相位;采用锁频环环路滤波器及锁相环环路滤波器对频率及相位进行环路滤波,输出滤波输出值;调节滤波输出值调节输出频率,与输入信号进行混频,形成闭环跟踪。该装置包括:数字下变频单元、鉴频器、鉴相器、环路滤波器及数字控制振荡器。本发明的基于FPGA的极低信噪比的载波跟踪方法及跟踪装置,结合锁相环和锁频环的优点,能够兼顾噪声和动态性能指标,使得跟踪环路能够在极低信噪比、高动态、大频偏的情况下快速且稳定的锁定。

    FPGA配置FLASH芯片抗单粒子翻转电路及方法

    公开(公告)号:CN113380294A

    公开(公告)日:2021-09-10

    申请号:CN202110792634.5

    申请日:2021-07-13

    IPC分类号: G11C11/413

    摘要: 本发明公开了一种FPGA配置FLASH芯片抗单粒子翻转电路,包括配置管控FPGA芯片、超大规模FPGA芯片、主配置FLASH芯片、副配置FLASH芯片、供电芯片、第一接口和地测设备配置电路;所述超大规模FPGA芯片、主配置FLASH芯片和所述副配置FLASH芯片分别与所述配置管控FPGA芯片连接;所述配置管控FPGA芯片的使能端与所述供电芯片连接,所述供电芯片与所述副配置FLASH芯片连接;所述配置管控FPGA芯片通过所述第一接口与所述地测设备配置电路连接。相应地,本发明还公开了一种FPGA配置FLASH芯片抗单粒子翻转方法。本发明实现对超大规模FPGA配置FLASH芯片的电路降低失效率,提升可靠性。

    一种DLL延迟锁相环自适应监控方法及系统

    公开(公告)号:CN106357267B

    公开(公告)日:2018-10-19

    申请号:CN201610872967.8

    申请日:2016-09-29

    IPC分类号: H03L7/18

    摘要: 本发明公开了一种DLL延迟锁相环自适应监控方法及系统,用于消除DLL输入时钟抖动或间断对DLL正常锁定的影响,包括以下步骤:(1)对DLL的输出时钟进行分频,分频后的时钟频率为f3;(2)对分频后的信号进行采样;(3)对步骤(2)中采样后的信号进行间隔采样,并通过间隔采样的信号判断输入时钟的抖动是否在正常范围内,如果是,DLL延迟锁相环正常工作,否则,对DLL锁相环进行自动复位,防止误锁。与现有技术相比,本发明在输入传输时钟存在较大抖动的情况下,依然能够实现时钟跟踪环路的正常锁定跟踪,提高了DLL环的可靠性,减小了传输时钟抖动对时钟跟踪环路的影响。