电平移位电路
    1.
    发明公开
    电平移位电路 审中-实审

    公开(公告)号:CN115706583A

    公开(公告)日:2023-02-17

    申请号:CN202210906416.4

    申请日:2022-07-29

    IPC分类号: H03K19/0185

    摘要: 提供即使在次级侧电路的电源变得小于或等于GND的情况下也能够对信号进行传输的电平移位电路。具有:第1导电型的电平移位晶体管,其在以初级侧基准电位为基准的初级侧电路与以独立于初级侧基准电位的次级侧基准电位为基准的次级侧电路之间,将来自初级侧电路的信号向次级侧电路进行电平移位;二极管,其正向地连接在电平移位晶体管的第1主电极与次级侧电路之间;电容器,其与二极管并联连接;以及反相器,其使信号反转,电平移位晶体管的控制电极与初级侧电路的初级侧电源连接,第2主电极与反相器的输出连接,反相器在初级侧基准电位与初级侧电源之间进行动作,二极管经由电阻元件而与次级侧电路的次级侧电源连接。

    功率器件的驱动电路

    公开(公告)号:CN100350743C

    公开(公告)日:2007-11-21

    申请号:CN02152814.4

    申请日:2002-11-25

    IPC分类号: H03K5/153 H03K17/56

    CPC分类号: H03K17/162 H03K17/063

    摘要: 本发明提供能够可靠地阻止发生基于高电位侧电位基准的负噪声、dv/dt等的误信号的功率器件驱动装置,驱动电路具备:移动由分别指令功率器件的导通和关断的导通信号、关断信号构成的主信号的电平并输出被移动了电平的信号的电平移动电路10;锁存主信号并将其传输到功率器件上的传输电路30;在由于主信号中的导通信号及关断信号的逻辑相同而有产生误动作的可能性的情况下,根据主信号生成用于阻止主信号传输的屏蔽信号的屏蔽信号电路40;在输入到屏蔽信号电路40上的主信号的电位与输入到传输电路中30上的主信号的电位之间提供电位差ΔV的电位差添加电路11、13。

    驱动电路及半导体模块
    3.
    发明授权

    公开(公告)号:CN112202319B

    公开(公告)日:2024-05-31

    申请号:CN202010630753.6

    申请日:2020-07-03

    发明人: 吉田宽

    摘要: 得到能够抑制通断噪声并且降低通断损耗的驱动电路及半导体模块。驱动电路(1)具有彼此并联连接的第1及第2驱动部(DR1、DR2)。在开关元件(SW1)的导通操作时,第1及第2驱动部(DR1、DR2)两者开始向开关元件(SW1)的栅极供给栅极电流。即使开关元件(SW1)的栅极电压达到开关元件(SW1)的阈值电压,第1驱动部(DR1)也继续供给栅极电流。第2驱动部(DR2)在栅极电压达到阈值电压之前停止栅极电流的供给。

    半导体电路
    5.
    发明授权

    公开(公告)号:CN1310426C

    公开(公告)日:2007-04-11

    申请号:CN200410100375.1

    申请日:2004-12-09

    IPC分类号: H03K5/13

    摘要: 本发明提供半导体电路。提供一种对本来是“H”的信号的期间中叠加的“L”电平的噪声及对本来是“L”的信号的期间中叠加的“H”电平的噪声两种噪声可以有效地进行滤波的半导体电路。其特征在于将输入信号IN分流为二。一个经信号反相单元(4)输入到包含第一电容器(14)的第一延时电路(1)。而另一个输入到包含第二电容器(18)的第二延时电路(2)。于是,从第一延时电路(1)输出的输出信号和从第二延时电路(2)输出的输出信号输入到触发器(3)的另一个输入端子。

    驱动电路及半导体模块
    6.
    发明公开

    公开(公告)号:CN112202319A

    公开(公告)日:2021-01-08

    申请号:CN202010630753.6

    申请日:2020-07-03

    发明人: 吉田宽

    摘要: 得到能够抑制通断噪声并且降低通断损耗的驱动电路及半导体模块。驱动电路(1)具有彼此并联连接的第1及第2驱动部(DR1、DR2)。在开关元件(SW1)的导通操作时,第1及第2驱动部(DR1、DR2)两者开始向开关元件(SW1)的栅极供给栅极电流。即使开关元件(SW1)的栅极电压达到开关元件(SW1)的阈值电压,第1驱动部(DR1)也继续供给栅极电流。第2驱动部(DR2)在栅极电压达到阈值电压之前停止栅极电流的供给。

    自举补偿电路及功率模块

    公开(公告)号:CN106533129B

    公开(公告)日:2019-06-21

    申请号:CN201610814823.7

    申请日:2016-09-09

    IPC分类号: H02M1/00

    摘要: 本说明书所公开的技术涉及能够抑制响应速度的下降的自举补偿电路及具有该自举补偿电路的功率模块。自举补偿电路具有:多个电阻(613、614),它们在基准电位和相对于高电压侧电位的浮动电位之间串联连接;第二电容器(701),其一端与多个电阻之间的点即分压电位取出点连接,另一端与基准电位连接;以及输出电路(611),其基于分压电位取出点的电位而对第一电容器(1001)供给电流。

    高压电平移位电路及驱动装置

    公开(公告)号:CN108809296A

    公开(公告)日:2018-11-13

    申请号:CN201810385733.X

    申请日:2018-04-26

    发明人: 吉田宽

    IPC分类号: H03K19/0185 H03K19/003

    摘要: 得到能够防止错误信号的传送,并且降低电流的高压电平移位电路及驱动装置。分别将第1高耐压NMOS晶体管(T1)及第2高耐压NMOS晶体管(T2)的漏极电流输入至第1 PMOS电流镜电路(CM 1)及第2 PMOS电流镜电路(CM 2)的基准侧。将第2 PMOS电流镜电路(CM 2)的输出电流输入至第1 NMOS电流镜电路(CM 3)的基准侧。I/V信号变换电路(1)被输入第1 PMOS电流镜电路(CM 1)的输出和第1 NMOS电流镜电路(CM 3)的输出而得到输出控制电压信号。

    半导体装置以及半导体模块

    公开(公告)号:CN104578719B

    公开(公告)日:2018-01-05

    申请号:CN201410504762.5

    申请日:2014-09-26

    IPC分类号: H02M1/08

    摘要: 得到一种半导体装置以及半导体模块,其在施加高电压的环境下也能够抑制电力消耗,并根据电源电压相对于基准电位的电位状态而控制输出。电阻分压电路(1)具有串联连接在电源电位(HVB)和基准电位(Com)之间的电阻(R1、R2),并输出电阻(R1、R2)的连接点处的电位(VMON)。瞬态响应检测电路(2)具有一端与电源电位(HVB)连接的电阻(R3)、以及连接在电阻(R3)的另一端和基准电位(Com)之间的电容器(C1),并输出电阻(R3)和电容器(C1)的连接点处的电位(Vdvdt)。AND电路(3)对电阻分压电路(1)的输出信号和瞬态响应检测电路(2)的输出信号进行AND运算。输出电路(4)根据AND电路(3)的输出信号而控制通断。

    高压电平移位电路及驱动装置

    公开(公告)号:CN108809296B

    公开(公告)日:2022-04-15

    申请号:CN201810385733.X

    申请日:2018-04-26

    发明人: 吉田宽

    IPC分类号: H03K19/0185 H03K19/003

    摘要: 得到能够防止错误信号的传送,并且降低电流的高压电平移位电路及驱动装置。分别将第1高耐压NMOS晶体管(T1)及第2高耐压NMOS晶体管(T2)的漏极电流输入至第1 PMOS电流镜电路(CM 1)及第2 PMOS电流镜电路(CM 2)的基准侧。将第2 PMOS电流镜电路(CM 2)的输出电流输入至第1 NMOS电流镜电路(CM 3)的基准侧。I/V信号变换电路(1)被输入第1 PMOS电流镜电路(CM 1)的输出和第1 NMOS电流镜电路(CM 3)的输出而得到输出控制电压信号。