-
-
公开(公告)号:CN117389462A
公开(公告)日:2024-01-12
申请号:CN202310720950.0
申请日:2023-06-16
Applicant: 西安电子科技大学
Abstract: 本发明公开了一种双通道数据删除及插入电路、数据删除方法和数据插入方法,该电路包括:输入端、使能信号寄存器、选择器、第一寄存器、移位状态寄存器、组合逻辑块、第二寄存器、移位缓存寄存器和输出端;输入端包括:使能信号输入端和双通道数据输入端,使能信号输入端经使能信号寄存器连接至所述组合逻辑块,双通道数据输入端经选择器和第一寄存器连接至组合逻辑块,移位状态寄存器的输出端与组合逻辑块连接,移位缓存寄存器的输入端与组合逻辑块的输出端连接、输出端与组合逻辑块的输入端连接,组合逻辑块的输出端经第二寄存器连接至输出端。本发明仅通过增加2级寄存器以及少量控制逻辑实现了数据操作,大大减少了资源消耗。
-
公开(公告)号:CN115904490A
公开(公告)日:2023-04-04
申请号:CN202110923513.X
申请日:2021-08-12
Applicant: 北京君正集成电路股份有限公司
Abstract: 本发明提供一种基于4比特量化优化的方法,方法中设卷积计算结果为a,量化相乘系数为b,第一次移位系数为shift_left,第二次移位系数为shift_right,最终结果为res,使用simd指令集中的指令对数据批量处理,量化处理公式:S1,获得最大值:a1=max(a,0)(1);S2,获得相乘移位的结果:ab=a1*b>>(15‑shift_left)(2);S3,获得相乘后任意移位的结果:ab_shift=ab>>shift_right(3);ab_rem2=[ab‑(ab_shift<<shift_right)]<<1(4),dividend=1<<(15‑shift_left)(5),res0=ab_shift+rem(7),S4,获得最小值:res=min(res0,15)‑8(8),公式(2)中要对a1和b进行转化,将16bit转化为32比特,ab值是32bit;指令包括最大值指令,相乘移位指令,移位四舍五入指令或为了实现相乘后任意移位使用指定选择指令、乘法指令、移位指令,最小值指令。
-
公开(公告)号:CN110706635B
公开(公告)日:2022-09-13
申请号:CN201910993696.5
申请日:2019-10-18
Applicant: 友达光电股份有限公司
IPC: G09G3/20 , G09G3/32 , G09G3/36 , G11C19/00 , H03K19/0185
Abstract: 本申请公开了电平移位电路和显示面板。电平移位电路接收低电压输入信号以提供高电压输出信号。偏压产生装置包括多个分压晶体管与多个电容,这些分压晶体管以串联的形式耦接于系统高电压与系统低电压之间,且相邻的这些分压晶体管之间具有分压节点以提供多个内部偏压,其中这些分压节点耦接这些电容。输入级电路耦接系统低电压用以接收低电压输入信号。交叉耦合级电路耦接系统高电压。多个降压单元以串联的形式耦接于输入级电路与交叉耦合级电路之间,且分别耦接这些分压节点以接收这些内部偏压。第一输出移位器耦接交叉耦合级电路与这些分压节点的其中之一以根据系统高电压与这些内部偏压中的第一内部偏压输出高电压输出信号。
-
公开(公告)号:CN113597600A
公开(公告)日:2021-11-02
申请号:CN202080022074.9
申请日:2020-02-11
Applicant: 美光科技公司
Abstract: 在例如存储器装置或包含存储器装置的计算系统中与更新用于数据产生的数据线相关的设备及方法。更新数据线可包含更新多个数据线。所述多个数据线可响应于所述存取命令的接收而从所述存储器阵列提供数据。所述多个数据线还可响应于确定在存储器装置处接收的存取命令是未经授权的而更新。
-
公开(公告)号:CN105895003B
公开(公告)日:2019-07-16
申请号:CN201610260421.7
申请日:2016-04-25
Applicant: 上海天马有机发光显示技术有限公司 , 天马微电子股份有限公司
Abstract: 本发明提供一种移位寄存器及其驱动方法、驱动电路,包括:第一信号处理单元,第二信号处理单元,第三信号处理单元,第四信号处理单元,其中,第一信号处理单元接收第一电压信号并响应于输入信号和第一控制信号而产生第一节点电压;第二信号处理单元,接收第二电压信号并响应于第一节点电压和第二控制信号而产生第二节点电压和第三节点电压;第三信号处理单元,接收第一电压信号、第二电压信号并响应于第二节点电压和第三节点电压而产生输出信号;第四信号处理单元用于稳定第一节点电压的输出,改善了电路中由于漏电流和电容耦合而导致的移位寄存器无法正常工作的问题,提高整个电路在工作过程中的稳定性。
-
公开(公告)号:CN104040635B
公开(公告)日:2017-09-08
申请号:CN201380005030.5
申请日:2013-02-13
CPC classification number: G11C7/22 , G11C19/184 , G11C19/186 , G11C19/188 , G11C19/28 , G11C19/287
Abstract: 一种推进存储器包括存储器单元阵列(U1、U2、U3、......、Un‑1、Un),各个存储器单元具有比特级信元序列(M11、M21、M31、......、Mm‑1,1、Mm1)以存储字节大小或字大小的信息。各个比特级信元包括:传送晶体管(Q111),其具有通过第一延迟元件(D111)连接到时钟信号供应线(CLOCK)的第一主电极以及通过第二延迟元件(D112)连接到设置在阵列的输入侧的第一邻近比特级信元的输出端子的控制电极;复位晶体管(Q112),其具有连接到时钟信号供应线的控制电极;以及电容器(C11),其与复位晶体管并联连接。
-
公开(公告)号:CN101025890B
公开(公告)日:2016-04-27
申请号:CN200710002004.3
申请日:2007-01-15
Applicant: 株式会社半导体能源研究所
Inventor: 宫崎彩
IPC: G09G3/20 , G09G3/3266 , G11C19/00
CPC classification number: G09G3/3266 , G09G3/20 , G09G3/2022 , G09G2310/0216 , G09G2310/0262 , G09G2310/0267 , G09G2320/029 , G09G2320/041 , G09G2320/043 , G09G2330/021 , G11C19/00
Abstract: 本发明的目的在于提供一种可以抑制耗电量并提高灰度数的显示装置,而不将扫描线驱动电路提供在像素部的两侧。本发明的技术要点如下:一种具备扫描线驱动电路的显示装置,其中,构成所述扫描线驱动电路的移位寄存器根据m(m为自然数)个扫描线具备至少4m级触发器电路,并且,由不同的起始脉冲输出在一个扫描线选择期间的前一部分中选择所述扫描线的信号和在所述一个扫描线选择期间的后一部分中选择所述扫描线的信号。
-
公开(公告)号:CN102474256B
公开(公告)日:2016-03-02
申请号:CN201080028699.2
申请日:2010-08-27
Applicant: 株式会社半导体能源研究所
IPC: H03K19/0175 , G09G3/20 , G11C19/00 , G11C19/28
CPC classification number: H03K17/693 , G09G3/2092 , G09G3/3266 , G09G2300/0408 , G09G2300/08 , G09G2310/0267 , G09G2310/0286 , G09G2310/08 , G09G2330/021 , G11C19/28 , H01L27/1225 , H01L27/124 , H01L27/1251 , H01L29/24 , H01L29/7869 , H01L29/78696 , H03K17/002
Abstract: 本发明的目的是提供包括正常导通的薄膜晶体管的驱动器电路,其中该驱动器电路确保了故障少的且高可靠性的操作。该驱动器电路包括包含具有第一晶体管和第二晶体管的反相器电路以及具有第三晶体管的开关的静态移位寄存器。第一至第三晶体管各自包括包含氧化物半导体的半导体层并且是耗尽模式晶体管。用于驱动第三晶体管的时钟信号的振幅电压高于用于驱动反相器电路的电源电压。
-
公开(公告)号:CN105340021A
公开(公告)日:2016-02-17
申请号:CN201480036204.9
申请日:2014-02-25
Applicant: 夏普株式会社
Abstract: 本发明是构成移位寄存器电路的各级的单位移位寄存器电路,其包括:输出用晶体管(T1),对漏极端子输入规定的时钟信号(CK),从源极端子输出输出信号(OUT);和置位用晶体管(T2),其是在输出用晶体管(T1)的一个栅极电极连接有源极端子的晶体管(T2),对漏极端子输入输入信号(S),对输出用晶体管(T1)的栅极电极(节点(VC))充电时,对栅极电极输入电压比输入信号(S)的电圧高的输入信号(VS)。
-
-
-
-
-
-
-
-
-