-
公开(公告)号:CN117389462A
公开(公告)日:2024-01-12
申请号:CN202310720950.0
申请日:2023-06-16
Applicant: 西安电子科技大学
Abstract: 本发明公开了一种双通道数据删除及插入电路、数据删除方法和数据插入方法,该电路包括:输入端、使能信号寄存器、选择器、第一寄存器、移位状态寄存器、组合逻辑块、第二寄存器、移位缓存寄存器和输出端;输入端包括:使能信号输入端和双通道数据输入端,使能信号输入端经使能信号寄存器连接至所述组合逻辑块,双通道数据输入端经选择器和第一寄存器连接至组合逻辑块,移位状态寄存器的输出端与组合逻辑块连接,移位缓存寄存器的输入端与组合逻辑块的输出端连接、输出端与组合逻辑块的输入端连接,组合逻辑块的输出端经第二寄存器连接至输出端。本发明仅通过增加2级寄存器以及少量控制逻辑实现了数据操作,大大减少了资源消耗。
-
公开(公告)号:CN118233394A
公开(公告)日:2024-06-21
申请号:CN202410189632.0
申请日:2024-02-20
Applicant: 西安电子科技大学
IPC: H04L47/22 , H04L47/2425 , H04L47/625 , H04L47/6295
Abstract: 本发明公开了一种时间窗口检测系统,包括:高位和低位子字段匹配模块、解码模块及时间窗口门控模块;静态调度模式下各子字段匹配模块接收数字时钟信号拆分的输入字段;在前的高位子字段匹配模块执行查找过程,包括将输入字段在存储的各静态调度时间流表中分别查询,将匹配到的编码结果输出至对应的解码模块;并在确认输入字段与对应静态调度时间流表预设的上下边界重合后启动在后的子字段匹配模块执行下一级的查找过程;各解码模块根据收到的编码结果输出对应时间窗口的匹配结果;时间窗口门控模块根据所有匹配结果控制门控开关;动态调度模式下时间窗口门控模块直接根据接收到的动态配置信号控制门控开关;本发明能实现时间窗口精确检测和控制。
-
公开(公告)号:CN116800701A
公开(公告)日:2023-09-22
申请号:CN202310721567.7
申请日:2023-06-16
Applicant: 西安电子科技大学
IPC: H04L49/351 , H04L67/1095 , H04L101/622
Abstract: 本发明涉及一种二层转发的流水线实现方法及装置,包括:根据接收的数据报文,获取数据报文中的源MAC地址和目的MAC地址,并生成目的MAC地址标识和源MAC地址标识;将目的MAC地址和目的MAC地址标识进行哈希映射生成第一哈希地址和目的哈希地址标识,延迟一个时钟后将源MAC地址和源MAC地址标识进行哈希映射生成第二哈希地址和源哈希地址标识;按照时钟顺序对第一哈希地址和第二哈希地址依次进行处理,其中,响应于识别目的哈希地址标识,根据第一哈希地址对MAC表项进行查表,根据查表结果进行报文转发;响应于识别源哈希地址标识,根据第二哈希地址对MAC表项进行查表,根据查表结果进行MAC表项的学习。本发明的方法降低了二层转发模块的绝对延时,节省了存储资源。
-
公开(公告)号:CN118200245A
公开(公告)日:2024-06-14
申请号:CN202410273453.5
申请日:2024-03-11
Applicant: 西安电子科技大学
IPC: H04L47/2425 , H04L47/2441 , H04L47/2483 , H04L47/56 , H04L47/6275 , H04L47/22 , H04L69/22
Abstract: 本发明涉及一种支持流分离的TSN混合调度系统,该调度系统拥有两个相同的硬件数据通道,分别为TS流数据通道和BE流数据通道,分别处理对应优先级的数据流,并且在输出端口处进行了一个严格优先级的判定,TS流数据通道的数据传输优先级绝对高于BE流数据通道的数据传输优先级,以实现对时间敏感数据流进行传输质量的保证。通过在系统输入端口和队列两个层级中间引入了通道的概念,利用两个独立的通道实现了时间敏感网络的高优先级流与低优先级的流分离,另外,通过引入两个独立的调度模块实现TS流与BE流的绝对分离,互不干扰,从而提高整个系统中,TS流传输的确定性与可靠性。
-
-
-