一种示波器的高速信号重构方法

    公开(公告)号:CN100504400C

    公开(公告)日:2009-06-24

    申请号:CN200710121606.0

    申请日:2007-09-11

    Abstract: 本发明提供一种示波器的高速信号重构方法,属于高速宽带示波器技术领域。该方法包括:对原始带限信号x(t)进行采样得到序列x(n),在两个相邻实际采样点之间等距插入多个零值点,得到新序列m(n);利用插值滤波器对m(n)的频谱M(ejω)进行低通滤波,分离出原始信号的基带分量X(ejω);对上述原始信号的基带分量X(ejω)进行傅立叶反变换,得到对原始信号作了插值以后的信号。其中,采用频域抽样方法构建上述插值滤波器。本发明与传统的示波器的高速信号重构方法相比,可有效地校正频谱泄漏所造成的波形畸变,输出信号的物理特征与原始信号完全吻合,达到高质量重构原始信号的目的。

    一种增强型以太网接口装置

    公开(公告)号:CN101304342A

    公开(公告)日:2008-11-12

    申请号:CN200810045416.X

    申请日:2008-06-27

    Abstract: 本发明公开了一种增强型以太网接口装置,其接收状态机接收PHY模块的以太网帧,解析获得以太网数据帧,产生第一状态描述符,并存储在底层数据FIFO缓存、底层状态FIFO缓存中;可编程逻辑器件组成的协议解析模块解析接收底层数据FIFO缓存的数据帧,从中提取出数据帧包含的网络协议信息,同时,根据数据帧内容提出其状态信息结合第一状态描述符生成帧状态描述符,并存入高层协议数据FIFO缓存中;高层协议寄存器记录当前高层协议数据FIFO缓存的条目数量。本发明加入协议解析模块,可编程逻辑器件完成网络数据帧的协议解析,可以高效快速地提取网络数据帧中的网络协议信息,克服了使用软件解析网络数据帧方法的不足,大大降低了中央处理单元的运算负担。

    DDS信号源幅频特性补偿方法及相应的DDS信号源

    公开(公告)号:CN101149630A

    公开(公告)日:2008-03-26

    申请号:CN200710175286.7

    申请日:2007-09-28

    Abstract: 本发明提供了一种通过数字滤波对DDS信号源进行幅频特性补偿的方法及相应的DDS信号源,在现有DDS信号源的RAM查找表和数模转换器(DAC)之间增设一个数字滤波模块和一个选择开关。在该DDS信号源投入实际应用前,设置选择开关使RAM查找表输出的数据直接送到DAC进行数模转换,通过测试输出信号获取信号源的幅频特性函数,对该函数取倒数,利用频率抽样法计算得到数字滤波模块的抽头系数,将抽头系数填入数字滤波模块的抽头系数查找表,再设置选择开关,让RAM查找表输出的数据通过数字滤波模块后再输出到DAC进行数模转换,从而实现DDS信号源的幅频特性校正。

    一种多子带频率交替采集系统的采集精度提升方法

    公开(公告)号:CN119171882A

    公开(公告)日:2024-12-20

    申请号:CN202411283184.7

    申请日:2024-09-13

    Abstract: 本发明公开了一种多子带频率交替采集系统的采集精度提升方法,多子带频率交替采集系统开机,先进入初始化,以获取本底噪声的能量特征;接着,切换多子带频率交替采集系统至正常采集模式,然后输入信号开始正常采集;在正常采集时,每次采集的数据同样求幅频响应,并转化为每个频点上的能量,将每个频点上的能量与噪声的能量特征进行对比,从而获得该次采集中信号的能量分布,累计多次信号能量分布结果,以获得信号的实际存在位置;根据信号的实际存在位置设计出频域滤波器,并输出至频域滤波模块进行系数更新,最终达到频率交替系统中自动降低有效频段外噪声,能够智能提升信号采集精度的目的。

    智能电表集成电路的串并联等效故障压缩方法

    公开(公告)号:CN115469261B

    公开(公告)日:2024-09-24

    申请号:CN202211019237.5

    申请日:2022-08-24

    Abstract: 本发明公开了一种智能电表集成电路的串并联等效故障压缩方法,构建集成电路的网表文件,根据网表文件构建器件与网络节点的关系模型,得到器件‑节点矩阵,根据器件‑节点矩阵进行串联器件识别,根据得到的串联组构建串联器件矩阵和串联数量矩阵,再基于这两个矩阵进行串联关系合并,得到最终的串联器件集合;根据器件‑节点矩阵进行并联器件识别,得到并联器件集合,最后基于串联器件集合和并联器件集合进行等效故障压缩。本发明对集成电路中全部器件的串、并联关系进行识别,进而实现等效故障压缩,从而减少故障注入的次数,缩短故障诊断时间。

    一种在示波分析仪中实现任意波触发的方法

    公开(公告)号:CN115877056A

    公开(公告)日:2023-03-31

    申请号:CN202211418079.0

    申请日:2022-11-14

    Abstract: 本发明公开了一种在示波分析仪中实现任意波触发的方法,采用FPGA中的逻辑资源基于“粗、细”两级触发的主从数字触发,主触发“粗”找点,将触发点定位至一个FGPA时钟周期内,从触发“细”找点,将触发精度提升到1个采样点。其中,在“粗”触发引入迟滞比较技术和超前进位算法来实现并行触发数据的数字触发判断,以此解决触发精度不高的问题。同时,本发明设计了一种任意波触发功能,以主从数字触发系统为基础,实现了具有外触发功能的任意波形发生器,实现还解决了传统具有任意波功能的设备不能同时实现任意波形发生器作为源输出给其他待测设备使用和自己设备不借助外部源就能实现外触发功能的问题。

    智能电表集成电路的串并联等效故障压缩方法

    公开(公告)号:CN115469261A

    公开(公告)日:2022-12-13

    申请号:CN202211019237.5

    申请日:2022-08-24

    Abstract: 本发明公开了一种智能电表集成电路的串并联等效故障压缩方法,构建集成电路的网表文件,根据网表文件构建器件与网络节点的关系模型,得到器件‑节点矩阵,根据器件‑节点矩阵进行串联器件识别,根据得到的串联组构建串联器件矩阵和串联数量矩阵,再基于这两个矩阵进行串联关系合并,得到最终的串联器件集合;根据器件‑节点矩阵进行并联器件识别,得到并联器件集合,最后基于串联器件集合和并联器件集合进行等效故障压缩。本发明对集成电路中全部器件的串、并联关系进行识别,进而实现等效故障压缩,从而减少故障注入的次数,缩短故障诊断时间。

    一种任意波形发生器输出幅频响应校正方法

    公开(公告)号:CN114548169A

    公开(公告)日:2022-05-27

    申请号:CN202210156761.0

    申请日:2022-02-21

    Abstract: 本发明公开了一种任意波形发生器输出幅频响应校正方法,首先通过扫频法获取带宽内N个等间隔频点的幅度值,并且通过调整DAC参考电流/或者电压保证幅度值最低的频点仍能满足合成系统输出幅度的最大值,以便后续通过滤波器进行幅度校正;在调整后,再次测量这N个频点输出的幅度值,并根据测量值计算出合成系统的幅频响应,并推算出校正滤波器的幅频响应;最后,利用最大最小化设计方法,获得校正滤波器系数,实现全频带幅频校正,降低输出宽带信号的幅度失真。

Patent Agency Ranking