用于网络功能虚拟平台的多层服务质量QoS)

    公开(公告)号:CN106201647A

    公开(公告)日:2016-12-07

    申请号:CN201610315633.0

    申请日:2016-05-13

    IPC分类号: G06F9/455 H04L29/08

    摘要: 本申请公开用于网络功能虚拟平台的多层服务质量(QoS),提供一种用于网络功能虚拟化(NFV)的虚拟化平台。所述虚拟化平台可以包括耦合至加速协处理器的主处理器。所述加速协处理器可以是可重新配置的集成电路,以帮助提供改进的NFV的灵活性和敏捷性。在NFV平台处的流量可由分布式服务质量(QoS)管理器来控制。所述分布式QoS管理器可以包括多个QoS模块,多个QoS模块中的每个用于独立于其相关联的组件或接口而执行优先级排队。例如,NFV平台可以包括用于在多个虚拟机之间仲裁的第一QoS模块、用于针对在外部网络端口处接收的数据包执行优先级排队的第二QoS模块、用于对在协处理器外部存储器接口处的存储器访问之间仲裁的第三QoS模块、用于对在多个硬件加速片之间访问仲裁的第四QoS模块等。

    具有功能链接能力的网络功能虚拟化平台

    公开(公告)号:CN106095719A

    公开(公告)日:2016-11-09

    申请号:CN201610277917.5

    申请日:2016-04-27

    IPC分类号: G06F15/173

    摘要: 本申请公开了具有功能链接能力的网络功能虚拟化平台。本申请提供一种用于网络功能虚拟化(NFV)的虚拟化平台。虚拟化平台可以包括耦合至加速器协处理器的主处理器。加速器协处理器可以是可重新配置的集成电路,以有助于提供针对NFV的改进的灵活性和敏捷性。协处理器可以包括多个虚拟功能硬件加速器模块,每个虚拟功能硬件加速器模块经配置以执行相应的加速器功能。运行在主处理器上的虚拟机可希望在协处理器处对给定数据连续执行多个加速器功能。在一个合适的布置中,由加速器功能中的每个输出的中间数据可以被反馈至主处理器。在另一合适的布置中,连续的功能调用可以被链接在一起,以便仅有最终所得数据被反馈至主处理器。

    用于基于数据速率的变化来改变周期信号的技术

    公开(公告)号:CN103168424B

    公开(公告)日:2016-11-09

    申请号:CN201180050046.9

    申请日:2011-09-02

    发明人: T·T·霍安格

    IPC分类号: H03L7/085 H03L7/08 H04L7/033

    CPC分类号: H04L7/033 H03L7/087 H03L7/183

    摘要: 一种电路包括相位检测电路、相位调整电路和采样器电路。相位检测电路比较第一周期信号的相位与第二周期信号的相位以生成控制信号。相位调整电路使第二周期信号的相位和第三周期信号的相位基于控制信号的变动来改变。采样器电路响应于第三周期信号对数据信号进行采样以生成采样的数据信号。该电路改变第三周期信号的频率以对应于数据信号的数据速率在基于至少三个数据传输协议的至少三个不同数据速率之间的变化。

    用于实现伽罗华域约简的电路和方法

    公开(公告)号:CN106066784A

    公开(公告)日:2016-11-02

    申请号:CN201610258613.4

    申请日:2016-04-22

    发明人: P·R·查

    IPC分类号: G06F7/535

    CPC分类号: G06F7/724 G06F7/535

    摘要: 一种用于使用不可约多项式约简伽罗华域扩展值的伽罗华域约简电路装置,包括多个存储器,每个存储器用于存储从不可约多项式导出的相应值和扩展位值的相应组合,其中,扩展值的扩展位对多个存储器寻址以输出相应值中的一个或多个值。伽罗华域约简电路装置还包括用于将多个存储器的输出与所述扩展值的域内位组合的异或电路装置。还存在一种操作这样的伽罗华域约简电路装置以约简伽罗华域扩展值的方法,一种并入电路装置的可编程集成电路器件,一种在这样的可编程集成电路器件上执行伽罗华域乘法运算的方法和一种将可编程集成电路器件配置为执行这样的伽罗华域乘法运算的方法。

    用于执行硬件辅助布局的方法和装置

    公开(公告)号:CN102598004B

    公开(公告)日:2016-09-14

    申请号:CN201080050733.6

    申请日:2010-11-10

    发明人: J·C·范迪肯

    IPC分类号: G06F17/50

    CPC分类号: G06F17/5072 G06F17/5054

    摘要: 公开了一种用于设计在目标器件上的系统的方法。基于准则,系统中的第一多个部件被指派成由计算机辅助设计(CAD)工具进行布局。基于所述准则,系统中的第二多个部件被指派成由硬件布局单元进行布局。使用来自CAD工具和硬件布局单元的布局结果来生成针对在目标器件上的系统的布局方案。还描述并且要求保护其他的实施例。

    引脚数目小于测试需求的IC封装件

    公开(公告)号:CN101714535B

    公开(公告)日:2016-08-24

    申请号:CN200910178992.6

    申请日:2009-10-09

    发明人: J·M·龙

    IPC分类号: H01L23/48 H01L21/60

    摘要: 本发明公开一种集成电路(IC)封装件,在其表面布置有多个接触引线和多个接触垫。接触垫可用做测试IC的测试探针。具有多个接触垫可以在IC封装件上产生更多的测试位置。通过使用接触垫而不是接触引线来测试,可以缩小IC封装件的尺寸。本发明还公开一种用于IC封装件的插座体。插座体具有多个从插座体向外延伸的接触器。接触器可以具有不同的高度来与IC封装件上的每个接触垫和接触引线接触。接触器可调节为不同的高度。在一些实施例中,当IC封装件被放置在插座体中时,接触器的一部分被压缩。