-
公开(公告)号:CN106201647A
公开(公告)日:2016-12-07
申请号:CN201610315633.0
申请日:2016-05-13
申请人: 阿尔特拉公司
摘要: 本申请公开用于网络功能虚拟平台的多层服务质量(QoS),提供一种用于网络功能虚拟化(NFV)的虚拟化平台。所述虚拟化平台可以包括耦合至加速协处理器的主处理器。所述加速协处理器可以是可重新配置的集成电路,以帮助提供改进的NFV的灵活性和敏捷性。在NFV平台处的流量可由分布式服务质量(QoS)管理器来控制。所述分布式QoS管理器可以包括多个QoS模块,多个QoS模块中的每个用于独立于其相关联的组件或接口而执行优先级排队。例如,NFV平台可以包括用于在多个虚拟机之间仲裁的第一QoS模块、用于针对在外部网络端口处接收的数据包执行优先级排队的第二QoS模块、用于对在协处理器外部存储器接口处的存储器访问之间仲裁的第三QoS模块、用于对在多个硬件加速片之间访问仲裁的第四QoS模块等。
-
公开(公告)号:CN106168897A
公开(公告)日:2016-11-30
申请号:CN201610339886.1
申请日:2016-05-19
申请人: 阿尔特拉公司
CPC分类号: H03H17/06 , G06F7/5443 , H03H2220/04 , H03H2220/06 , G06F9/3867 , G06F9/30007
摘要: 本公开涉及用于深度流水化脉动有限脉冲响应滤波器的资源节约电路结构,具体地,接收数据输入和使能输入并基于数据输入生成输出的电路装置包括具有输入寄存器的输入级电路。输入寄存器接收使能输入。该电路装置还包括操作性地连接至输入级电路的脉动寄存器,并且脉动寄存器在不具有任何使能连接的情况下进行操作。该电路装置进一步包括连接至脉动寄存器的乘法器,其被配置为生成乘积值。该电路装置还包括输出级电路,其包括至少部分地基于乘积值计算输出和的加法器。
-
公开(公告)号:CN106095719A
公开(公告)日:2016-11-09
申请号:CN201610277917.5
申请日:2016-04-27
申请人: 阿尔特拉公司
IPC分类号: G06F15/173
摘要: 本申请公开了具有功能链接能力的网络功能虚拟化平台。本申请提供一种用于网络功能虚拟化(NFV)的虚拟化平台。虚拟化平台可以包括耦合至加速器协处理器的主处理器。加速器协处理器可以是可重新配置的集成电路,以有助于提供针对NFV的改进的灵活性和敏捷性。协处理器可以包括多个虚拟功能硬件加速器模块,每个虚拟功能硬件加速器模块经配置以执行相应的加速器功能。运行在主处理器上的虚拟机可希望在协处理器处对给定数据连续执行多个加速器功能。在一个合适的布置中,由加速器功能中的每个输出的中间数据可以被反馈至主处理器。在另一合适的布置中,连续的功能调用可以被链接在一起,以便仅有最终所得数据被反馈至主处理器。
-
-
-
公开(公告)号:CN106066784A
公开(公告)日:2016-11-02
申请号:CN201610258613.4
申请日:2016-04-22
申请人: 阿尔特拉公司
发明人: P·R·查
IPC分类号: G06F7/535
摘要: 一种用于使用不可约多项式约简伽罗华域扩展值的伽罗华域约简电路装置,包括多个存储器,每个存储器用于存储从不可约多项式导出的相应值和扩展位值的相应组合,其中,扩展值的扩展位对多个存储器寻址以输出相应值中的一个或多个值。伽罗华域约简电路装置还包括用于将多个存储器的输出与所述扩展值的域内位组合的异或电路装置。还存在一种操作这样的伽罗华域约简电路装置以约简伽罗华域扩展值的方法,一种并入电路装置的可编程集成电路器件,一种在这样的可编程集成电路器件上执行伽罗华域乘法运算的方法和一种将可编程集成电路器件配置为执行这样的伽罗华域乘法运算的方法。
-
公开(公告)号:CN103003882B
公开(公告)日:2016-10-05
申请号:CN201180035143.0
申请日:2011-05-31
申请人: 阿尔特拉公司
发明人: R·芬格
IPC分类号: G11C7/10 , G11C7/22 , H03K19/173
CPC分类号: G11C7/222 , G11C7/1036 , G11C7/1078 , G11C7/1093
摘要: 一种装置包括耦合到电子设备的接口电路。接口电路使用选通信号来提供与电子设备的源同步通信。接口电路被配置成门控选通信号以便与电子设备成功通信。
-
公开(公告)号:CN102598004B
公开(公告)日:2016-09-14
申请号:CN201080050733.6
申请日:2010-11-10
申请人: 阿尔特拉公司
发明人: J·C·范迪肯
IPC分类号: G06F17/50
CPC分类号: G06F17/5072 , G06F17/5054
摘要: 公开了一种用于设计在目标器件上的系统的方法。基于准则,系统中的第一多个部件被指派成由计算机辅助设计(CAD)工具进行布局。基于所述准则,系统中的第二多个部件被指派成由硬件布局单元进行布局。使用来自CAD工具和硬件布局单元的布局结果来生成针对在目标器件上的系统的布局方案。还描述并且要求保护其他的实施例。
-
公开(公告)号:CN105932001A
公开(公告)日:2016-09-07
申请号:CN201610109675.9
申请日:2016-02-26
申请人: 阿尔特拉公司
IPC分类号: H01L23/367 , H01L23/498 , H01L25/00 , H01L23/00 , H02M1/44 , H02M3/155
摘要: 一种封装的集成电路及其形成方法。该封装的集成电路包括形成在固定到多层衬底的表面的半导体管芯上的集成电路、以及形成在固定到多层衬底的表面的半导体管芯(或另一半导体管芯)上的开关模式调节器。集成电路和开关模式调节器被集成在封装内以形成封装的集成电路。
-
公开(公告)号:CN101714535B
公开(公告)日:2016-08-24
申请号:CN200910178992.6
申请日:2009-10-09
申请人: 阿尔特拉公司
发明人: J·M·龙
CPC分类号: G01R31/28 , G01R31/2863 , H01L2924/0002 , H01L2924/00
摘要: 本发明公开一种集成电路(IC)封装件,在其表面布置有多个接触引线和多个接触垫。接触垫可用做测试IC的测试探针。具有多个接触垫可以在IC封装件上产生更多的测试位置。通过使用接触垫而不是接触引线来测试,可以缩小IC封装件的尺寸。本发明还公开一种用于IC封装件的插座体。插座体具有多个从插座体向外延伸的接触器。接触器可以具有不同的高度来与IC封装件上的每个接触垫和接触引线接触。接触器可调节为不同的高度。在一些实施例中,当IC封装件被放置在插座体中时,接触器的一部分被压缩。
-
-
-
-
-
-
-
-
-