-
公开(公告)号:CN114020452A
公开(公告)日:2022-02-08
申请号:CN202111234819.0
申请日:2021-10-22
Applicant: 浪潮电子信息产业股份有限公司
IPC: G06F9/50
Abstract: 本申请公开了一种异构资源池管理方法、系统及异构计算平台,该方法包括:由PCIE交换机连接的第一个可编程器件接收原始计算数据;第一个可编程器件计算完成后,将得到的第一中间数据通过PCIE交换机传递至连接的第二个可编程器件;第二个可编程器件计算完成后,将得到的第二中间数据通过PCIE交换机传递至连接的第三个可编程器件;重复PCIE交换机的数据传递操作,直至PCIE交换机连接的最后一个可编程器件完成计算,得到最终计算结果。这样在异构计算资源池化中增加PCIE交换机,通过PCIE交换机的数据传递操作,提高可编程器件间的数据交互效率,降低数据传输的延时和抖动,对外提供更大的计算资源模块。
-
公开(公告)号:CN113992588A
公开(公告)日:2022-01-28
申请号:CN202111226345.5
申请日:2021-10-21
Applicant: 浪潮电子信息产业股份有限公司
IPC: H04L47/12
Abstract: 本申请公开了一种数据传输方法、装置、电子设备及可读存储介质。其中,方法包括当检测到网络拥塞时,根据每个拥塞节点的子节点和母节点的网络状态信息确定相应拥塞路径对应的拥塞时长估计值;根据每条拥塞路径对应的拥塞时长估计值确定各拥塞节点的最大拥塞疏通时间估计值;最大拥塞疏通时间估计值作为上游节点的超时时间;对每个拥塞节点,将携带最大拥塞疏通时间估计值的PAUSE帧发送给相对应的上游节点;若网络提前完成缓存发送操作,向相应上游节点发送网络恢复请求;若网络发生死锁,则通过超时处理触发网络疏通操作,本申请可有效提高数据传输效率。
-
公开(公告)号:CN113988307A
公开(公告)日:2022-01-28
申请号:CN202111150949.6
申请日:2021-09-29
Applicant: 浪潮电子信息产业股份有限公司
IPC: G06N20/00
Abstract: 本申请公开了一种加速计算系统。本申请使用机载加速器和FPGA集群的控制端就可以实现对FPGA集群的启动等控制操作,机载加速器的网络加速功能还可以提高控制效率。同时,让FPGA集群的控制端直接将相关数据传输给FPGA集群,从而可以节省传输时间,提高数据传输效率,数据安全也能得到保障。再者,本申请提供的FPGA集群支持算子层面的数据处理,能够对机器学习模型中更细粒度的操作进行单独处理,因此加速计算系统的通用性更好。
-
公开(公告)号:CN113746897A
公开(公告)日:2021-12-03
申请号:CN202110856466.1
申请日:2021-07-28
Applicant: 浪潮电子信息产业股份有限公司
IPC: H04L29/08 , G06F15/173 , G06F13/28
Abstract: 本发明公开了一种文件传输方法、装置、设备及存储介质,该方法包括:接收应用程序发起的文件传输请求,在文件传输请求的触发下申请内核缓存,并从磁盘中读取相应文件至内核缓存中;通过RDMA网卡驱动告知RDMA网卡硬件发起读操作,以指示RDMA网卡硬件读取内核缓存中的文件至RDMA网卡硬件的内部缓存中,并将内部缓存中的文件发送至远端节点。可见,本申请以内核空间已有的RDMA网卡驱动提供的相关功能为基础,通过将磁盘中相应文件读入申请的内核缓存及将内核缓存中相应文件读入RDMA网卡硬件实现文件传输,避免冗余的内存拷贝操作,降低数据从磁盘搬运到RDMA网卡硬件内部缓存的时间,提高文件传输的传输效率。
-
公开(公告)号:CN113722090A
公开(公告)日:2021-11-30
申请号:CN202110845282.5
申请日:2021-07-26
Applicant: 浪潮电子信息产业股份有限公司
IPC: G06F9/50 , G06F15/173
Abstract: 本发明公开了一种任务管理方法、装置、设备及计算机可读存储介质,本申请中响应端的加速卡在无法将已完成命令加入到响应端CPU的CQ时可以将该状况告知CPU,并在预设时长内持续尝试将已完成命令加入到CQ中,在这预设时长之内请求端的加速卡不会继续发送数据,而在预设时长内将已完成命令加入到CQ中后,响应端的加速卡便可以向请求端的加速卡发送确认信号以便其继续发送数据,减少了对于网络带宽的占用,而且面对异常情况时通过信号延时较小的加速卡进行确认信号的发送,提高了工作效率。
-
公开(公告)号:CN111858241A
公开(公告)日:2020-10-30
申请号:CN202010663082.3
申请日:2020-07-10
Applicant: 浪潮电子信息产业股份有限公司
IPC: G06F11/30
Abstract: 本发明公开了一种FPGA云平台的监控方法、装置、设备及计算机可读存储介质,该方法包括:获取预设FPGA资源池中的目标FPGA的状态信息;根据状态信息,确定每个目标FPGA对应的控制信息;其中,控制信息包括温度信息和功耗信息;根据控制信息,控制目标FPGA的任务执行状态;本发明通过根据获取的状态信息,确定每个目标FPGA对应的控制信息,能够监测运行有任务的FPGA对应的包含温度信息和功耗信息的控制信息;通过根据控制信息,控制目标FPGA的任务执行状态,能够根据温度信息和功耗信息动态管理FPGA板卡的负载,从而实现对FPGA板卡的保护,减少FPGA板卡down机甚至器件损坏问题,提升用户体验。
-
公开(公告)号:CN111858035A
公开(公告)日:2020-10-30
申请号:CN202010605037.2
申请日:2020-06-29
Applicant: 浪潮电子信息产业股份有限公司
IPC: G06F9/50
Abstract: 本发明公开了一种FPGA设备分配方法、装置、设备及存储介质;在本方案中,客户应用在需求FPGA设备时,FPGA管理节点可根据FPGA资源池中每个服务器计算节点的可用FPGA设备,向客户应用分配至少一个服务器计算节点的FPGA设备,实现了对FPGA设备的灵活分配,打破了FPGA设备与服务器节点的绑定限制,提高了FPGA设备的资源利用率。
-
公开(公告)号:CN111858032A
公开(公告)日:2020-10-30
申请号:CN202010590995.7
申请日:2020-06-24
Applicant: 浪潮电子信息产业股份有限公司
IPC: G06F9/50
Abstract: 本申请公开了一种AI模型任务的加速处理方法,包括:扫描出所有的FPGA设备,对每个FPGA设备执行POD构建操作,得到每个FPGA设备对应的POD单元;将所有POD单元构建为资源池,并对资源池建立请求接口;通过请求接口接收到AI模型任务请求;根据资源池的资源使用情况和负载均衡算法将AI模型任务请求发送至资源池中的目标POD单元;通过目标POD单元采用对应的FPGA设备对AI模型任务请求进行处理。通过实现接收到任务请求就进行处理,避免等待,降低了响应时间,提高了处理效率。本申请还公开了一种AI模型任务的加速处理装置、服务器以及计算机可读存储介质,具有以上有益效果。
-
公开(公告)号:CN111857868A
公开(公告)日:2020-10-30
申请号:CN202010614668.0
申请日:2020-06-30
Applicant: 浪潮电子信息产业股份有限公司
IPC: G06F9/445
Abstract: 本发明公开了一种证券数据的读写方法、装置、设备及计算机可读存储介质,该方法包括:获取证券数据读写指令;其中,证券数据读写指令包括证券代码;将证券代码作为映射内存地址,从预设内存空间中读取映射内存地址对应的映射内存中存储的内存地址;在内存地址的内存空间中进行证券数据读写指令对应的证券数据的读操作或写操作;本发明通过将证券代码作为映射内存地址,从预设内存空间中读取映射内存地址对应的映射内存中存储的内存地址,以使用映射内存地址的代价,能够对每个证券代码进行识别,并给对应的存储证券数据的内存地址,从而降低了查找证券数据存储位置的延迟时间;并且能够通过预设内存空间的设置提高用户使用时的拓展效率。
-
公开(公告)号:CN113988307B
公开(公告)日:2025-05-23
申请号:CN202111150949.6
申请日:2021-09-29
Applicant: 浪潮电子信息产业股份有限公司
IPC: G06N20/00
Abstract: 本申请公开了一种加速计算系统。本申请使用机载加速器和FPGA集群的控制端就可以实现对FPGA集群的启动等控制操作,机载加速器的网络加速功能还可以提高控制效率。同时,让FPGA集群的控制端直接将相关数据传输给FPGA集群,从而可以节省传输时间,提高数据传输效率,数据安全也能得到保障。再者,本申请提供的FPGA集群支持算子层面的数据处理,能够对机器学习模型中更细粒度的操作进行单独处理,因此加速计算系统的通用性更好。
-
-
-
-
-
-
-
-
-