一种4-8通道高速CMOS驱动芯片
    21.
    发明公开

    公开(公告)号:CN114095014A

    公开(公告)日:2022-02-25

    申请号:CN202111194282.X

    申请日:2021-10-13

    Abstract: 本发明公开了一种4‑8通道高速CMOS驱动芯片,包括:单通道驱动电路、保护电路和输出电路,单通道驱动电路用于将输入的数字信号转换为第一预设电压,保护电路用于在过温或过流时关断CMOS驱动芯片,输出电路用于提高CMOS驱动芯片的输出电压范围;单通道驱动电路中,三态控制模块用于控制输出电路切换不同工作模式,电源电压检测模块用于在检测到第一预设电压VS‑从零开始减小至预设阈值时,控制电平转换器切换至高/低电平输入模式,电平转换器用于将输入的数字信号平移至第二预设电压,并转化为具有固定上升下降沿延迟的输出信号。该驱动芯片能够提高开关速度和驱动能力,使动态开关损耗降至最低,并保证芯片的正常工作。

    一种应用于分段式DAC电流源的校准方法及电路

    公开(公告)号:CN117240294A

    公开(公告)日:2023-12-15

    申请号:CN202311251872.0

    申请日:2023-09-26

    Abstract: 本发明公开了一种应用于分段式DAC电流源的校准方法及电路,该方法包括:将待校准数字码分为MSB组、ULSB组和LSB组;对ULSB组的数字码进行行译码,得到第一温度计码;同时对MSB组的数字码进行列译码,得到第二温度计码;对第一温度计码和第二温度计码进行随机化行列编码,得到编码后的第一温度计码和第二温度计码;将编码后的第一温度计码和第二温度计码与经延时处理的LSB组的数字码进行时钟同步;利用同步后的第一温度计码和第二温度计码选择不同的电流源,从而在DAC的输出端产生与输入相对应的模拟量。该方法解决了高分辨率DAC的段间和段内失配问题,将失配所引入的非线性误差降到最低,增强了器件的SFDR;且该方法复杂度较低,电路实现结构简单。

    用于逐次逼近型模数转换器的DAC线性度及能效增强方法

    公开(公告)号:CN116938252A

    公开(公告)日:2023-10-24

    申请号:CN202310692572.X

    申请日:2023-06-12

    Abstract: 本发明公开了一种用于逐次逼近型模数转换器的DAC线性度及能效增强方法,包括:基于数据权重平均算法将高精度逐次逼近型模数转换器的DAC高H位电容拆分成2H‑1个容值相等的电容单元;利用辅助ADC采集输入信号,并进行H位粗量化处理,得到高H位量化数字码;基于高H位量化数字码对电容单元进行重分配,并根据分配结果对电容单元进行开关切换。该方法对DAC高H位电容进行了拆分,利用DWA技术减少了电容失配对DAC的影响,提高了DAC的线性度;同时对拆分后的电容单元进行重新分配,优化了电容单元开关切换,减少了所需切换的电容单元数量,节省了开关能量,在提高DAC线性度的基础上进一步增强了能效,降低了功耗。

    一种基于CT-DSM和PLL的数字化模数转换器

    公开(公告)号:CN116915256A

    公开(公告)日:2023-10-20

    申请号:CN202310826811.6

    申请日:2023-07-06

    Abstract: 本发明公开了一种基于CT‑DSM和PLL的数字化模数转换器,包括:前级积分器、第二级积分器、量化器、DWA校准模块和电容性数模转换器CDAC。本发明将传统的运算放大器和比较器等功耗大的有源模块替换为纯电流控制振荡器CCO设计,从而减少了功耗和面积,并提高了数字化水平。前级积分器采用CCO的相位为频率积分特性,通过电荷泵输出电流表示信号的积分信息,量化器采用两级DFF连接XOR逻辑对CCO量化解码从而输出数字信号,由于基于CT‑DSM和PLL的数字化模数转换器采用闭环系统,也解决了传统的基于压控振荡器VCO量化器本身具有的非线性问题。

    具有级间增益补偿的高精度逐次逼近型模数转换器

    公开(公告)号:CN116915249A

    公开(公告)日:2023-10-20

    申请号:CN202310907697.X

    申请日:2023-07-21

    Abstract: 本发明公开了一种具有级间增益补偿的高精度逐次逼近型模数转换器,包括:用于采样输入信号的采样电路;第一级SAR ADC,与采样电路连接,用于对输入信号进行量化得到第一级余量信息;动态运算放大器,输入端与第一级SAR ADC的电容阵列顶极板连接,用于重复将第一级余量信息放大m次,且每次将第一级余量信息放大n倍;m为大于或等于2的整数;x为1至m中的整数;第二级SAR ADC,包括m组子量化模块,每组子量化模块均与动态运算放大器的输出端连接,第x组子量化模块用于对第x次叠加余量信息量化得到第x次余量信息;第x次叠加余量信息是第二级SAR ADC的第x‑1次余量信息与第一级SAR ADC的第x次放大后的余量信息叠加后的信息。

    一种基于LTCC的载片电阻阵列结构
    26.
    发明公开

    公开(公告)号:CN116741768A

    公开(公告)日:2023-09-12

    申请号:CN202310532411.4

    申请日:2023-05-10

    Abstract: 本发明公开了一种基于LTCC的载片电阻阵列结构,包括LTCC载片、焊盘、电阻以及电阻的电连接端;其中,若干电阻设置在LTCC载片的正反面,分别形成电阻阵列;焊盘设置在LTCC载片上且与电阻两端连接;焊盘通过LTCC载片的内部布线将电阻的电连接端引出至LTCC载片的边缘。该结构实现了高密度的电阻集成,电阻集成密度相比较常规的表贴方式提高238%;且具有良好的可靠性和优良的电阻性能,能够满足厚膜电阻行业以及模块电性能的需求。

    一种基于环形放大器的MDAC
    27.
    发明公开

    公开(公告)号:CN114389615A

    公开(公告)日:2022-04-22

    申请号:CN202111517920.7

    申请日:2021-12-13

    Abstract: 本发明公开了一种基于环形放大器的MDAC,该MDAC呈上下对称的伪差分结构,本实施例的环形放大器没有内部极点,相比传统多级米勒补偿运放,在实现相同带宽下所用功耗更低,即能效更高;并且本发明的环形放大器在第三级引入增益补偿MOS管,在输出电压接近电源轨时,增益补偿MOS管形成的正反馈机制会补偿输出电压接近电源轨时的增益下降,从而得到一个范围更大更平坦的开环增益与输出电压的曲线,相比传统运放,在相同的线性度指标下,本实施例的环形放大器的输出摆幅更大。同时本发明的环形放大器在电源轨之间堆叠的MOS管最多是三个,适用于低压的先进工艺。

    一种玻璃基超宽阻带微波滤波器及双工器

    公开(公告)号:CN114171866A

    公开(公告)日:2022-03-11

    申请号:CN202111363252.7

    申请日:2021-11-17

    Abstract: 本发明涉及一种玻璃基超宽阻带微波滤波器及双工器,微波滤波器包括依次层叠的第一金属层、介质层和第二金属层,其中,所述第一金属层的侧壁设置有输入端口和输出端口,所述第一金属层上开设有耦合凹槽;所述介质层中贯穿有多个导体柱,所述多个导体柱与所述第一金属层、所述第二金属层形成第一阶谐振腔、第二阶谐振腔、第三阶谐振腔和第四阶谐振腔;所述第二金属层上开设有第一矩形窗口、第二矩形窗口、第三矩形窗口和第四矩形窗口。该滤波器在第二阶谐振腔R2和第三阶谐振腔R3之间引入耦合凹槽,产生了电耦合,使得滤波器采用单层的结构就能实现滤波,从而无需采用双层键合的方式,制备工艺简单,得到的滤波器厚度较薄。

    一种基于图像传感器的可编程增益放大器

    公开(公告)号:CN117118367A

    公开(公告)日:2023-11-24

    申请号:CN202311055349.0

    申请日:2023-08-21

    Abstract: 本发明提供了一种基于图像传感器的可编程增益放大器,通过输入失调存储电路,可以大大降低主运算放大器的失调电压引起的图像列固定模式噪声,通过增益控制电路将可调电容阵列中的电容复用至高、低转换增益电容及反馈电容,从而同时改变高、低转换增益电容的容值及反馈电容的容值,改变图像传感器的动态范围,并且本发明可以避免反馈电容一端悬空导致的寄生电容引起的干扰问题。此外,本发明的可编程增益放大器可以应用于拓展图像传感器动态范围模式和普通模式;在动态范围模式下可以分高增益和低增益两种工作状态输出,因此扩展了图像传感器动态范围,提高了图像成像质量。

    一种基于开关电容技术的低延时电平位移器

    公开(公告)号:CN116599516A

    公开(公告)日:2023-08-15

    申请号:CN202310465881.3

    申请日:2023-04-26

    Abstract: 本发明涉及一种基于开关电容技术的低延时电平位移器,包括:控制信号产生器、内部转换电路、锁存器电路和输出电路,其中,控制信号产生器产生控制信号,内部转换电路包括两路输出支路根据控制信号输出两路输出信号,在输入电平状态发生变化的瞬时状态下,一路输出支路的输出信号变为瞬间低电压,另一路输出支路的输出信号保持为高电源电压;锁存器电路用于根据接收的两路输出信号产生一对电平幅度为高电源电压的低延时互补电平信号;输出电路根据低延时互补电平信号产生输出电平。本发明能够迅速地响应输入电平的变换并获得输出转换电平,具有低延时的优点,改善了由于电平转换速度变慢导致功耗增大的问题。

Patent Agency Ranking