一种自适应数据处理的高精度定位方法

    公开(公告)号:CN117872269B

    公开(公告)日:2024-06-14

    申请号:CN202410283075.9

    申请日:2024-03-13

    Abstract: 本发明公开了一种自适应数据处理的高精度定位方法,涉及无线电定位领域。本发明采用可移动的传感器在目标区域内实际位置#imgabs0#处测量RSSI值形成RSSI数据#imgabs1#;然后根据得到的实际位置#imgabs2#和RSSI数据#imgabs3#训练一个与用于定位的核自适应滤波器;最后实际应用时采用待定位目标采集到RSSI数据#imgabs4#,然后将采集到的RSSI数据#imgabs5#输入训练好的核自适应滤波器,核自适应滤波器输出目标位置。本方法相较传统的经典核自适应滤波方法,采用了分数阶微积分构建权重更新策略,具有更高、更稳健的滤波精度。本发明首次将分数阶微积分引入核自适应滤波器中来构建定位系统,实验表明此算法比当前最先进的定位算法能取得更好的定位精度。

    基于分数阶核幂误差数据处理的电子设备寿命计算方法

    公开(公告)号:CN118094890A

    公开(公告)日:2024-05-28

    申请号:CN202410121366.8

    申请日:2024-01-29

    Abstract: 该发明公开了一种基于分数阶核幂误差数据处理的电子设备寿命计算方法,涉数据处理领域。本发明在对自适应滤波器求取权重更新时,放弃了传统整数阶求导的方法,选择对其进行分数阶求导,提高了算法精度和算法鲁棒性。在非高斯噪声情况下,与核自适应滤波算法、学习相关方法的最新进展相比,本发明所提出的方法在滚动轴承剩余寿命(RUL)估计的准确性方面具有优势,算法收敛速度和精度都得到了提升。使得计算电子器件的寿命更加准确,并且随着更多的寿命计算,会更新自适应滤波器,使后续计算更加准确。

    一种自适应数据处理的高精度定位方法

    公开(公告)号:CN117872269A

    公开(公告)日:2024-04-12

    申请号:CN202410283075.9

    申请日:2024-03-13

    Abstract: 本发明公开了一种自适应数据处理的高精度定位方法,涉及无线电定位领域。本发明采用可移动的传感器在目标区域内实际位置#imgabs0#处测量RSSI值形成RSSI数据#imgabs1#;然后根据得到的实际位置#imgabs2#和RSSI数据#imgabs3#训练一个与用于定位的核自适应滤波器;最后实际应用时采用待定位目标采集到RSSI数据#imgabs4#,然后将采集到的RSSI数据#imgabs5#输入训练好的核自适应滤波器,核自适应滤波器输出目标位置。本方法相较传统的经典核自适应滤波方法,采用了分数阶微积分构建权重更新策略,具有更高、更稳健的滤波精度。本发明首次将分数阶微积分引入核自适应滤波器中来构建定位系统,实验表明此算法比当前最先进的定位算法能取得更好的定位精度。

    基于数字量调理的数据采集系统

    公开(公告)号:CN108873786B

    公开(公告)日:2021-03-30

    申请号:CN201810835061.8

    申请日:2018-07-26

    Abstract: 本发明公开了一种基于数字量调理的数据采集系统,对模拟输入信号采用交直流耦合模块进行交直流耦合,再通过衰减模块进行衰减,对得到的模拟信号通过ADC模块进行采集,将采集信号发送至采用FPGA实现的数字量调理模块,以二进制数字量处理方式对采集信号进行调理,将得到的调理信号由数据处理模块进行处理后送入上位机进行显示。本发明通过对采集信号进行数字量调理,提高信号调理的精度,避免硬件调理电路所带来的不可改善的参数指标对设计系统的性能影响。

    一种基于VPX标准的动态可重构多核心异构数字信号处理硬件系统

    公开(公告)号:CN115391250A

    公开(公告)日:2022-11-25

    申请号:CN202210819109.2

    申请日:2022-07-12

    Abstract: 该发明公开了一种基于VPX标准的动态可重构多核心异构数字信号处理硬件系统,涉及高速高可靠数字信号处理系统设计领域。本发明实现异构并行信号运算及处理,外部数据可通过VPX连接器,以太网模块或光模块传输至FPGA处理器模块、DSP处理器模块进行运算,针对算力要求高的应用数据可使用DSP进行运算,针对具有算法硬件可编程的应用数据可使用FPGA进行运算,同时板到板连接模块可支持板载扩展。本发明硬件系统支持在线动态重构、远程加载、故障状态监控及故障自修复功能。

    带宽自适应的串行数据传输系统

    公开(公告)号:CN108988991A

    公开(公告)日:2018-12-11

    申请号:CN201810834053.1

    申请日:2018-07-26

    CPC classification number: H04L1/0033 G06F15/17 H04L1/0036

    Abstract: 本发明公开了一种带宽自适应的串行数据传输系统,在数据发送FPGA中对待传输数据采用发送端数据缓存模块进行缓存转换,再由发送端数据编码模块按照自定义的格式进行编码,编码后的数据由采用IP核实现的GTX发送器通过传输介质进行发送;数据接收FPGA接收数据后先通过采用IP核实现的GTX接收器进行接收,再由接收端数据解码模块进行解码,最后由接收端数据缓存模块进行缓存转换,将原始数据恢复出来。本发明通过对数据发送FPGA和数据接收FPGA中数据编码方式和相关参数的设置,实现对动态传输带宽的自适应。

Patent Agency Ranking