-
公开(公告)号:CN104660980A
公开(公告)日:2015-05-27
申请号:CN201410674242.9
申请日:2014-11-21
Applicant: 瑞萨电子株式会社
Inventor: 寺岛和昭
CPC classification number: G06K9/00791 , B60R1/00 , B60R2300/105 , B60R2300/303 , B60R2300/306 , B60R2300/605 , B60R2300/70 , G06F1/3265 , H04N13/239 , H04N2213/001 , Y02D10/153
Abstract: 本发明涉及车载图像处理装置和半导体装置。提供低成本的车载图像处理装置,其能够适当地监测车辆的前方、周围和后方区域。该装置将安装在车辆上且包括照相机、图像处理单元和确定单元。利用提供在照相机前方的反射器,该照相机能够成像此时画面中显示的车辆前方的第一区域和例如车辆周围区域的第二区域。在提供有从照相机得到的这种图像数据的图像处理单元中,适当地处理第一区域图像或第二区域图像,而省略另一图像的图像处理。可选地,对两个图像进行相同的图像处理。提供有车辆的速度信息的确定单元基于当前车辆速度给图像处理单元提供适当的控制指令信息。
-
公开(公告)号:CN120017822A
公开(公告)日:2025-05-16
申请号:CN202411502431.8
申请日:2024-10-25
Applicant: 瑞萨电子株式会社
IPC: H04N17/00
Abstract: 本公开涉及半导体器件。提供了能够验证是否成功从传感器正确获取图像数据的半导体器件。半导体器件包括:接收接口电路,接收分别包括多个行数据的多个分组,并且输出通过将行同步信号与多个行数据中的每一者链接而生成的图像复合信号;以及捕获电路,被提供在接收接口电路的后续阶段。捕获电路包括:行计数器,接收图像复合信号中包括的行同步信号作为其输入,并且对行同步信号的输入的次数进行计数;以及比较器,将由行计数器计数的计数值与行数的预设预期值进行比较,并且如果计数值和预期值彼此不匹配,则输出误差信号。
-
公开(公告)号:CN118803445A
公开(公告)日:2024-10-18
申请号:CN202410429412.0
申请日:2024-04-10
Applicant: 瑞萨电子株式会社
Abstract: 一种半导体器件或图像处理系统包括接口电路和信道复合电路。接口电路输出包括第k行的行数据的第一分组,第k行的行数据被包括在第一信道的图像数据中,并且然后输出包括第k行的行数据的第二分组,第k行的行数据被包括在第二信道的图像数据中。信道组合电路将包括在第一信道的图像数据中的第k行的行数据写入存储器、写入第一地址区域,并且然后将包括在第二信道的图像数据中的第k行的行数据写入与第一地址区域连续的第二地址区域。
-
公开(公告)号:CN117094372A
公开(公告)日:2023-11-21
申请号:CN202310392729.7
申请日:2023-04-13
Applicant: 瑞萨电子株式会社
Abstract: 提供了一种能够降低功耗的半导体器件。组控制器检测要传输到权重参数缓冲器的“n×m”个权重参数中具有零值的零权重参数。然后,当接收到零权重参数作为其输入时,组控制器交换要传输到权重参数缓冲器的“n×m”个权重参数,使得作为“m”个乘法器组中的一个乘法器组的目标乘法器组中包括的“n”个乘法器的所有乘法结果为零。组控制器控制目标乘法器组被禁用,并且基于“n×m”个权重参数的交换来交换要传输到数据输入缓冲器的“n×m”个像素数据。
-
公开(公告)号:CN119152339A
公开(公告)日:2024-12-17
申请号:CN202410618344.2
申请日:2024-05-17
Applicant: 瑞萨电子株式会社
IPC: G06V10/82 , G06V10/94 , G06N3/0464 , G06N3/048 , G06N3/063
Abstract: 本公开的各实施例涉及半导体器件。一种半导体器件包括暂存存储器、存储器控制器,和乘法累加(MAC)单元。暂存存储器被配置为存储N个通道的图像数据并且包括可单独访问的M个存储器,其中M是至少为2的整数并且N是至少为2的整数。存储器控制器控制对暂存存储器的访问,使得在N个通道的图像数据中被布置在相同像素位置处的N个通道的像素数据被分别存储在M个存储器的不同存储器中。MAC单元包括多个计算器,以通过使用存储器控制器和权重参数来计算从暂存存储器读取的N个通道的像素数据。
-
公开(公告)号:CN116774964A
公开(公告)日:2023-09-19
申请号:CN202310247690.X
申请日:2023-03-15
Applicant: 瑞萨电子株式会社
IPC: G06F7/498 , G06F13/16 , G06F13/28 , G06N3/063 , G06N3/0464
Abstract: 提供了一种能够防止神经网络处理中的电流消耗的急剧变化的半导体设备。伪电路向n数目个MAC电路中的至少一个或多个MAC电路输出伪数据,并且使n数目个MAC电路中的至少一个或多个MAC电路执行伪计算并且输出伪输出数据。输出侧DMA控制器通过使用n数目个通道,分别将来自n数目个MAC电路的正常输出数据的片段传送到存储器,并且不将伪输出数据传送到存储器。在该半导体设备中,在从输出侧DMA控制器结束去往存储器的数据传送的定时到输入侧DMA控制器开始来自存储器的数据传送的定时的时段中,n数目个MAC电路中的至少一个或多个MAC电路执行伪计算。
-
公开(公告)号:CN113625942A
公开(公告)日:2021-11-09
申请号:CN202110458546.1
申请日:2021-04-27
Applicant: 瑞萨电子株式会社
IPC: G06F3/06
Abstract: 本公开涉及一种半导体器件。该半导体器件执行软件锁步。半导体器件包括:第一电路组,包括在第一地址空间中待被操作的第一知识产权(IP)、第一总线和第一存储器;第二电路组,包括在第二地址空间中待被操作的第二IP、第二总线和第二存储器;可连接至第三存储器的第三总线;以及与第一总线至第三总线耦合的传输控制电路。当软件锁步被执行时,第二电路组将访问地址从第二IP转换到第二存储器,使得第二地址空间中被分配给第二存储器的地址与第一地址空间中被分配给第一存储器的地址相同。
-
公开(公告)号:CN104660980B
公开(公告)日:2019-04-02
申请号:CN201410674242.9
申请日:2014-11-21
Applicant: 瑞萨电子株式会社
Inventor: 寺岛和昭
IPC: H04N7/18 , H04N13/106 , H04N13/239 , B60R1/00
Abstract: 本发明涉及车载图像处理装置和半导体装置。提供低成本的车载图像处理装置,其能够适当地监测车辆的前方、周围和后方区域。该装置将安装在车辆上且包括照相机、图像处理单元和确定单元。利用提供在照相机前方的反射器,该照相机能够成像此时画面中显示的车辆前方的第一区域和例如车辆周围区域的第二区域。在提供有从照相机得到的这种图像数据的图像处理单元中,适当地处理第一区域图像或第二区域图像,而省略另一图像的图像处理。可选地,对两个图像进行相同的图像处理。提供有车辆的速度信息的确定单元基于当前车辆速度给图像处理单元提供适当的控制指令信息。
-
公开(公告)号:CN107229451A
公开(公告)日:2017-10-03
申请号:CN201710175991.0
申请日:2017-03-23
Applicant: 瑞萨电子株式会社
CPC classification number: G06T1/20 , G05D1/0246 , H04N13/207 , G06F9/3885 , B60R16/02 , G06F9/3865
Abstract: 提供了图像处理装置、图像处理方法和车辆控制装置。使图像处理高效。根据实施例的图像处理装置包括行存储器、多个流水线以及控制从行存储器到处理单元的数据读取的行存储器控制电路。处理单元包括执行第一算术运算的第一运算器、基于根据第一运算器的算术运算结果的第一中间数据执行第二算术运算以及根据顺序地改变周边像素时的第一中间数据计算第二中间数据的第二运算器、基于第一中间数据执行第三算术运算以及根据顺序地改变周边像素时的第一中间数据计算第三中间数据的第三运算器以及延迟第三中间数据的延迟元件。
-
-
-
-
-
-
-
-