-
公开(公告)号:CN102856382A
公开(公告)日:2013-01-02
申请号:CN201210226273.9
申请日:2012-06-29
CPC classification number: H01L29/7813 , H01L29/045 , H01L29/0865 , H01L29/1095 , H01L29/1608 , H01L29/4236 , H01L29/66068 , H01L29/7825 , H01L29/7827
Abstract: 本发明涉及一种碳化硅半导体器件。在碳化硅半导体器件中,多个沟槽(7)具有一个方向上的纵向方向并且以条纹图案布置。每个所述沟槽(7)均具有在所述纵向方向上延伸的第一侧壁和第二侧壁。所述第一侧壁与(11-20)平面和(1-100)平面中的一个平面成第一锐角,所述第二侧壁与(11-20)平面和(1-100)平面的所述一个平面成第二锐角,并且所述第一锐角小于所述第二锐角。第一导电类型区(5)仅与每个所述沟槽(7)的所述第一侧壁和所述第二侧壁中的所述第一侧壁接触,并且电流通路仅形成在所述第一侧壁和所述第二侧壁中的所述第一侧壁上。
-
公开(公告)号:CN100557819C
公开(公告)日:2009-11-04
申请号:CN200480029528.6
申请日:2004-10-06
IPC: H01L29/78 , H01L29/06 , H01L21/336 , H01L29/423 , H01L29/739 , H01L21/331
Abstract: 本发明旨在提供一种可容易地制造的绝缘栅型半导体器件及其制造方法,同时实现较高的耐压设计和较低的接通电阻设计。所述半导体器件包括N+源极区31、N+漏极区11、P-体区41以及N-漂移区12。通过挖出所述半导体器件上部的部分区域,形成栅极沟槽21。所述栅极沟槽21包括栅电极22。P浮置区51设置在所述栅极沟槽21的下方。可形成与栅极沟槽21具有不同深度的另一沟槽25,P浮置区54设置在所述沟槽25的下方。
-
公开(公告)号:CN100487916C
公开(公告)日:2009-05-13
申请号:CN200580015045.5
申请日:2005-05-11
IPC: H01L29/78 , H01L29/423 , H01L29/06
CPC classification number: H01L29/7813 , H01L29/0623 , H01L29/0653 , H01L29/42368 , H01L29/4238 , H01L29/7811
Abstract: 本发明提供了一种绝缘栅半导体器件,其在沟槽底部周围具有浮置区,且能够可靠地实现高耐压。绝缘栅半导体器件100包括电流流过的元件区域和围绕元件区域的终端区域。半导体器件100还包括在元件区域中的多个栅极沟槽21和在终端区域中的多个终端沟槽62。栅极沟槽21形成为条形,以及终端沟槽62形成为同心环形。在半导体器件100中,栅极沟槽21和终端沟槽62以使栅极沟槽21的端部和终端沟槽62的侧面之间的间隔均匀的方式设置。也就是说,根据终端沟槽62的拐角的曲率来调整栅极沟槽21的长度。
-
公开(公告)号:CN112262478B
公开(公告)日:2024-04-09
申请号:CN201980020140.6
申请日:2019-03-19
Applicant: 株式会社电装
IPC: H01L29/78 , H01L21/20 , H01L21/336 , H01L29/12 , H01L29/739
Abstract: 本发明提供半导体装置及其制造方法。使JFET部(2a)为高浓度,并且由配置于其两侧的第二导电型区域(3、5、6、8、61)夹着JFET部而形成窄幅的结构。而且,以在成为了比正常动作时的漏极电压Vd稍高的电压时JFET部被夹断的方式,设定JFET部的宽度与JFET部及第二导电型区域的杂质浓度。
-
公开(公告)号:CN107996003A
公开(公告)日:2018-05-04
申请号:CN201680033066.8
申请日:2016-06-03
Abstract: 提供了一种制造绝缘栅开关器件的方法。所述方法包括:在第一SiC半导体层的表面中形成第一沟槽;将p型杂质注入到所述第一沟槽的底表面中;在所述第一沟槽的内表面上沉积第二SiC半导体层以形成第二沟槽;以及形成栅极绝缘层、栅电极、第一区域和体区域,使得栅极绝缘层覆盖第二沟槽的内表面,栅电极位于第二沟槽中,第一区域为n型并与栅极绝缘层接触,体区域为p型,与注入区域分离,并且在第一区域下方与栅极绝缘层接触。
-
公开(公告)号:CN103460388B
公开(公告)日:2017-03-29
申请号:CN201280016150.0
申请日:2012-09-04
Applicant: 株式会社电装
IPC: H01L29/12 , H01L21/336 , H01L29/78
CPC classification number: H01L29/66666 , H01L21/3065 , H01L29/1608 , H01L29/34 , H01L29/4236 , H01L29/66068 , H01L29/7813
Abstract: 一种碳化硅半导体器件的制造方法,包括:在碳化硅衬底(1)上形成漂移层(2);在所述漂移层(2)的表面部分上或表面部分中形成基极层(4);形成沟槽(6),以穿透所述基极层(3)并且到达所述漂移层(2);在所述沟槽(6)中的所述栅极绝缘膜(7)上形成栅极电极(8);形成电连接至所述源极区(4)和所述基极层(3)的源极电极(9);以及在所述衬底(1)的背侧表面上形成漏极电极(11)。形成所述沟槽(6)包括:对衬底表面进行平坦化,并且在平坦化之后蚀刻以形成所述沟槽(6)。(3);在所述基极层(3)的表面部分中形成源极区
-
公开(公告)号:CN102760768B
公开(公告)日:2016-01-13
申请号:CN201210128717.5
申请日:2012-04-27
IPC: H01L29/78 , H01L29/423 , H01L29/06 , H01L21/04
CPC classification number: H01L29/7813 , H01L29/045 , H01L29/0634 , H01L29/1095 , H01L29/1608 , H01L29/66068 , H01L29/7397
Abstract: 一种SiC半导体器件包括:SiC衬底(1,2),其包括第一或第二导电类型层(1)和第一导电类型漂移层(2),并且包括具有偏移方向的主表面;沟槽(6),其设置在所述漂移层上并且具有纵向方向;以及栅极电极(9),其经由栅极绝缘膜(8)设置在所述沟槽中。所述沟槽的侧壁提供沟道形成表面。所述垂直半导体器件根据施加至所述栅极电极的栅极电压而使电流沿所述沟槽的所述沟道形成表面流动。所述SiC衬底的所述偏移方向垂直于所述沟槽的所述纵向方向。
-
公开(公告)号:CN102569367B
公开(公告)日:2015-01-28
申请号:CN201110435840.7
申请日:2011-12-22
IPC: H01L29/423 , H01L29/78 , H01L21/336
CPC classification number: H01L29/7813 , H01L29/045 , H01L29/1608 , H01L29/4236 , H01L29/42368 , H01L29/66068 , H01L29/7397
Abstract: 一种SiC半导体器件包括衬底(1)、漂移层(2)、基极区(3)、源极区(4)、沟槽(6)、栅极氧化物膜(7)、栅电极(8)、源电极(9)和漏电极(11)。衬底(1)以Si面作为主表面。源极区(4)具有Si面。从所述源极区(4)的表面到比所述基极区(3)更深的部分提供沟槽(6),所述沟槽(6)在一个方向上沿纵向延伸并具有Si面底部。所述沟槽(6)至少在与所述基极区(3)接触的部分具有倒锥形形状,该倒锥形形状在入口部分的宽度比底部更小。
-
公开(公告)号:CN102629625A
公开(公告)日:2012-08-08
申请号:CN201210009800.0
申请日:2012-01-13
CPC classification number: H01L21/0475 , H01L29/045 , H01L29/24 , H01L29/42356 , H01L29/66068
Abstract: 一种碳化硅半导体器件包括碳化硅半导体衬底(1)和沟槽(2)。所述碳化硅半导体衬底(1)具有相对于(0001)平面或(000-1)平面的偏移角并且具有沿 方向的偏移方向。所述沟槽(2)从所述碳化硅半导体衬底(1)的表面开始设置。所述沟槽(2)沿相对于偏移方向的内角为30度或-30度的方向延伸。
-
公开(公告)号:CN102569367A
公开(公告)日:2012-07-11
申请号:CN201110435840.7
申请日:2011-12-22
IPC: H01L29/423 , H01L29/78 , H01L21/336
CPC classification number: H01L29/7813 , H01L29/045 , H01L29/1608 , H01L29/4236 , H01L29/42368 , H01L29/66068 , H01L29/7397
Abstract: 一种SiC半导体器件包括衬底(1)、漂移层(2)、基极区(3)、源极区(4)、沟槽(6)、栅极氧化物膜(7)、栅电极(8)、源电极(9)和漏电极(11)。衬底(1)以Si面作为主表面。源极区(4)具有Si面。从所述源极区(4)的表面到比所述基极区(3)更深的部分提供沟槽(6),所述沟槽(6)在一个方向上沿纵向延伸并具有Si面底部。所述沟槽(6)至少在与所述基极区(3)接触的部分具有倒锥形形状,该倒锥形形状在入口部分的宽度比底部更小。
-
-
-
-
-
-
-
-
-