-
公开(公告)号:CN102569367B
公开(公告)日:2015-01-28
申请号:CN201110435840.7
申请日:2011-12-22
IPC: H01L29/423 , H01L29/78 , H01L21/336
CPC classification number: H01L29/7813 , H01L29/045 , H01L29/1608 , H01L29/4236 , H01L29/42368 , H01L29/66068 , H01L29/7397
Abstract: 一种SiC半导体器件包括衬底(1)、漂移层(2)、基极区(3)、源极区(4)、沟槽(6)、栅极氧化物膜(7)、栅电极(8)、源电极(9)和漏电极(11)。衬底(1)以Si面作为主表面。源极区(4)具有Si面。从所述源极区(4)的表面到比所述基极区(3)更深的部分提供沟槽(6),所述沟槽(6)在一个方向上沿纵向延伸并具有Si面底部。所述沟槽(6)至少在与所述基极区(3)接触的部分具有倒锥形形状,该倒锥形形状在入口部分的宽度比底部更小。
-
公开(公告)号:CN102386100B
公开(公告)日:2014-07-09
申请号:CN201110259637.9
申请日:2011-08-30
IPC: H01L21/336 , H01L21/283
CPC classification number: H01L29/7813 , H01L21/30604 , H01L21/3065 , H01L29/1608 , H01L29/4236 , H01L29/66068
Abstract: 一种制造半导体器件的方法,包括:在衬底(1)上形成漂移层(2);在漂移层(2)上形成基极层(3);形成沟槽(6)以穿透所述基极层(3),并到达所述漂移层(2);修圆沟槽(6)的肩部角落和底部角落;利用有机膜(21)覆盖所述沟槽(6)的内壁;向基极层(3)的表面部分注入杂质;通过激活所注入的杂质来形成源极区(4);以及在形成所述源极区(4)之后去除所述有机膜(21)。衬底(1)、漂移层(2)、基极层(3)和源极区(4)由碳化硅制成,在沟槽(6)被有机膜(21)覆盖的情况下执行杂质的注入和激活。
-
公开(公告)号:CN102629625A
公开(公告)日:2012-08-08
申请号:CN201210009800.0
申请日:2012-01-13
CPC classification number: H01L21/0475 , H01L29/045 , H01L29/24 , H01L29/42356 , H01L29/66068
Abstract: 一种碳化硅半导体器件包括碳化硅半导体衬底(1)和沟槽(2)。所述碳化硅半导体衬底(1)具有相对于(0001)平面或(000-1)平面的偏移角并且具有沿 方向的偏移方向。所述沟槽(2)从所述碳化硅半导体衬底(1)的表面开始设置。所述沟槽(2)沿相对于偏移方向的内角为30度或-30度的方向延伸。
-
公开(公告)号:CN102569367A
公开(公告)日:2012-07-11
申请号:CN201110435840.7
申请日:2011-12-22
IPC: H01L29/423 , H01L29/78 , H01L21/336
CPC classification number: H01L29/7813 , H01L29/045 , H01L29/1608 , H01L29/4236 , H01L29/42368 , H01L29/66068 , H01L29/7397
Abstract: 一种SiC半导体器件包括衬底(1)、漂移层(2)、基极区(3)、源极区(4)、沟槽(6)、栅极氧化物膜(7)、栅电极(8)、源电极(9)和漏电极(11)。衬底(1)以Si面作为主表面。源极区(4)具有Si面。从所述源极区(4)的表面到比所述基极区(3)更深的部分提供沟槽(6),所述沟槽(6)在一个方向上沿纵向延伸并具有Si面底部。所述沟槽(6)至少在与所述基极区(3)接触的部分具有倒锥形形状,该倒锥形形状在入口部分的宽度比底部更小。
-
公开(公告)号:CN102403338A
公开(公告)日:2012-04-04
申请号:CN201110281178.4
申请日:2011-09-14
IPC: H01L29/36 , H01L29/78 , H01L21/265 , H01L21/336
CPC classification number: H01L29/7813 , H01L29/086 , H01L29/1608 , H01L29/41766 , H01L29/45 , H01L29/66068
Abstract: 一种SiC半导体器件,包括:按下述顺序堆叠的衬底(1)、漂移层(2)和基极区(3);第一和第二源极区(4a,4b)和基极区中的接触层(5);穿透所述源极和基极区的沟槽(6);沟槽中的栅电极(8);覆盖栅电极,具有接触孔的层间绝缘膜(10);经由所述接触孔与所述源极区和所述接触层耦合的源电极(9);衬底上的漏电极(11);以及金属硅化物膜(30)。高浓度的第二源极区比低浓度的第一源极区更浅,且高浓度的第二源极区具有被层间绝缘膜覆盖的部分,该部分包括表面附近的低浓度的第一部以及比第一部深的高浓度的第二部。第二部上的金属硅化物膜的厚度大于第一部上的金属硅化物膜的厚度。
-
公开(公告)号:CN102947937A
公开(公告)日:2013-02-27
申请号:CN201180028874.2
申请日:2011-06-02
CPC classification number: H01L29/1608 , H01L21/046 , H01L29/0619 , H01L29/0623 , H01L29/0653 , H01L29/0661 , H01L29/0696 , H01L29/407 , H01L29/41741 , H01L29/4236 , H01L29/42368 , H01L29/49 , H01L29/66068 , H01L29/7397 , H01L29/7811 , H01L29/7813
Abstract: 本发明的课题在于提高半导体装置的耐压特性。半导体装置具备包围元件区的终端区。在元件区内形成有主沟槽。在终端区内形成有包围元件区的终端沟槽。终端沟槽位于终端沟槽的最内周侧。在漂移区的表面上层叠有体区。主沟槽到达漂移区,并且在其内部形成有栅电极。终端沟槽到达漂移区。终端沟槽的侧壁和底面被氧化膜所覆盖。覆盖终端沟槽的底面的氧化膜的表面被埋入电极所覆盖。栅电压被施加于埋入电极。
-
公开(公告)号:CN102844867A
公开(公告)日:2012-12-26
申请号:CN201280001099.6
申请日:2012-02-06
IPC: H01L29/10 , H01L29/78 , H01L29/739 , H01L29/16 , H01L21/336 , H01L29/66
CPC classification number: H01L29/7813 , H01L29/0634 , H01L29/0878 , H01L29/1095 , H01L29/1608 , H01L29/66068 , H01L29/66348 , H01L29/7397
Abstract: 一种SiC器件包括反型MOSFET,其具有:按照顺序叠置的衬底(1)、漂移层(2)以及基底区域(3);基底区域(3)的上部中的源极和接触区域(4、5);穿透源极和基底区域(4、3)的沟槽(6);沟槽(6)中的栅极绝缘膜(8)上的栅电极(9);与源极和基底区域(4、3)耦合的源电极(11);衬底(1)的背面上的漏电极(13);以及多个深层(10),所述深层位于漂移层(2)的上部中、比沟槽(6)更深、并且在与沟槽的纵向方向交叉的方向上延伸。每个深层(10)在深度方向上具有杂质浓度分布,并且在施加栅电压时,在沟槽侧上的深层(10)的一部分中提供反型层。
-
公开(公告)号:CN102299180A
公开(公告)日:2011-12-28
申请号:CN201110175094.2
申请日:2011-06-22
CPC classification number: H01L29/7813 , H01L29/0619 , H01L29/0661 , H01L29/0878 , H01L29/1095 , H01L29/1608 , H01L29/407 , H01L29/66068 , H01L29/7397 , H01L29/7811 , H01L29/8613
Abstract: 本发明涉及一种半导体器件,包括:半导体衬底(4)和电场末端部(13)。半导体衬底(4)包括衬底(1)、设置在所述衬底(1)的表面上的漂移层(2)以及设置在所述漂移层(2)的表面上的基极层(3)。所述半导体衬底(4)被划分为其中设置有半导体元件的单元区和包围所述单元区的外围区。基极部分(3)具有位于贯穿所述单元区和所述外围区的同一平面上的底面,并且提供位于所述外围区中的电场缓和层(3a)。所述电场末端部(13)包围所述电场缓和层(3a)的一部分和所述单元区,并且从所述电场缓和层(3a)的表面穿透所述电场缓和层(3a)到达所述漂移层(2)。
-
公开(公告)号:CN102162134A
公开(公告)日:2011-08-24
申请号:CN201110042966.8
申请日:2011-02-18
CPC classification number: H01L21/02529 , C30B29/36 , C30B33/02 , H01L21/02378 , H01L21/02658 , H01L21/02667 , H01L29/66068
Abstract: 在碳化硅衬底的制造方法中,制备由碳化硅制成的含缺陷的衬底(2)。含缺陷的衬底(2)具有前表面、与前表面相对的后表面、和接近于前表面的表面部分(2a)。含缺陷的衬底(2)在表面部分(2a)包括螺型位错。对含缺陷的衬底(2)的前表面施加外力从而减少表面部分(2a)的结晶性。施加外力后,热处理含缺陷的衬底(2)从而恢复表面部分(2a)的结晶性。
-
公开(公告)号:CN102947937B
公开(公告)日:2015-11-25
申请号:CN201180028874.2
申请日:2011-06-02
CPC classification number: H01L29/1608 , H01L21/046 , H01L29/0619 , H01L29/0623 , H01L29/0653 , H01L29/0661 , H01L29/0696 , H01L29/407 , H01L29/41741 , H01L29/4236 , H01L29/42368 , H01L29/49 , H01L29/66068 , H01L29/7397 , H01L29/7811 , H01L29/7813
Abstract: 本发明的课题在于提高半导体装置的耐压特性。半导体装置具备包围元件区的终端区。在元件区内形成有主沟槽。在终端区内形成有包围元件区的终端沟槽。终端沟槽位于终端沟槽的最内周侧。在漂移区的表面上层叠有体区。主沟槽到达漂移区,并且在其内部形成有栅电极。终端沟槽到达漂移区。终端沟槽的侧壁和底面被氧化膜所覆盖。覆盖终端沟槽的底面的氧化膜的表面被埋入电极所覆盖。栅电压被施加于埋入电极。
-
-
-
-
-
-
-
-
-