-
公开(公告)号:CN113614883B
公开(公告)日:2023-08-04
申请号:CN202080023863.4
申请日:2020-03-26
Applicant: 株式会社电装
IPC: H01L21/28 , H01L29/06 , H01L29/417 , H01L29/78 , H01L29/12 , H01L21/336
Abstract: 设单元部(1)中的在漂移层(12)与基体区域(13)的层叠方向上与保护膜(60)重叠的区域为第1单元部(1a),设与第1单元部(1a)不同的区域为第2单元部(1b),在第1单元部(1a)及第2单元部(1b)形成有栅极构造。并且,第1电极(20)中,设位于第1单元部(1a)的部位为第1部位(20a),设位于第2单元部(1b)的部位为第2部位(20b),设从半导体基板(10)的一面(100a)到第1电极(20)中的与一面(100a)相反侧的表面之间的长度为膜厚,第1部位(20a)具有膜厚比第2部位(20b)厚的部分。
-
公开(公告)号:CN115088080A
公开(公告)日:2022-09-20
申请号:CN201980102660.1
申请日:2019-12-03
Applicant: 株式会社电装
Abstract: 一种半导体装置,外周区域具有p型的多个表面耐压区域和配置在比上述多个表面耐压区域靠下侧的p型的多个深部耐压区域。将内周侧表面耐压区域与外周侧表面耐压区域之间的间隔的宽度设为Ws(m),将上述内周侧表面耐压区域与上述外周侧表面耐压区域之间的表面间隔区域的n型杂质浓度设为Ns(m-3),将位于上述表面耐压区域与上述深部耐压区域之间的深度范围内的漂移区域的n型杂质浓度设为Nv(m-3),将上述内周侧表面耐压区域与特定深部耐压区域之间的间隔的宽度设为W v1(m),将上述外周侧表面耐压区域与特定深部耐压区域之间的间隔的宽度设为Wv2(m)时,满足Nv(Wv1+Wv2)2<Ns·Ws2的关系。
-
公开(公告)号:CN110073497B
公开(公告)日:2022-07-08
申请号:CN201780076727.X
申请日:2017-11-28
IPC: H01L29/872 , H01L21/329 , H01L29/06 , H01L29/78
Abstract: 一种半导体装置,其具有半导体衬底、设置在半导体衬底的前表面中的第一沟槽、设置在第一沟槽内部的阳极电极、以及设置在半导体衬底的背表面上的阴极电极。所述半导体衬底具有第一p型区域、第二p型区域和与第一p型区域和第二p型区域接触的主n型区域,并且与第一沟槽的侧表面中的阳极电极形成肖特基接触。半导体衬底满足下述关系,即,当在平面图中观察前表面时,第一沟槽的面积小于主n型区域与在第一沟槽的侧表面中的阳极电极相接触的肖特基界面的面积。
-
公开(公告)号:CN113826213A
公开(公告)日:2021-12-21
申请号:CN202080036895.8
申请日:2020-05-22
Applicant: 株式会社电装
Abstract: 通过用外延层构成源极区域(4),减小基极区域(3)的厚度的不均,抑制阈值Vt的不均。此外,关于栅极沟槽(6)的侧面,在单元部(RC)的外侧,与单元部内的源极区域中的与基极区域相接的由外延层构成的部分相比,相对于衬底(1)的主表面的法线方向倾斜。由此,使得栅极绝缘膜(7)即使在单元部内成为厚度较薄的薄膜部,在单元部的外部也成为厚度较厚的厚膜部。
-
公开(公告)号:CN109417089A
公开(公告)日:2019-03-01
申请号:CN201780041585.3
申请日:2017-06-29
IPC: H01L29/06 , H01L29/12 , H01L29/47 , H01L29/78 , H01L29/861 , H01L29/868 , H01L29/872
Abstract: 与相邻的p型保护环(21)彼此的间隔对应地设定p型保护环(21)的宽度,使得p型保护环(21)彼此的间隔越大则宽度越大。另外,使框状部(32)的宽度基本上与p型深层(5)的宽度相等,并使框状部(32)彼此的间隔与p型深层(5)彼此的间隔相等。由此,能够在单元部、连接部以及保护环部减小每单位面积的沟槽(5a、21a、30a)的形成面积的差。因此,在形成p型层(50)时,进入每单位面积的沟槽(5a、21a、30a)内的p型层(50)的量的差也变小,能够使p型层(50)的厚度均匀化。
-
公开(公告)号:CN110914998B
公开(公告)日:2023-11-07
申请号:CN201880044763.2
申请日:2018-06-21
Applicant: 株式会社电装
IPC: H01L29/78 , H01L21/336 , H01L29/06 , H01L29/12
Abstract: 使沟槽栅构造的长度方向与JFET部(3)中的条状的部分以及电场阻挡层(4)的长度方向为相同方向,使第2导电型的连结层(9)的长度方向与它们交叉。通过这样的结构,能够与连结层(9)无关地设定沟槽栅构造的间隔,与将连结层(9)配置在各沟槽栅之间的情况相比能够更窄。
-
公开(公告)号:CN111149213B
公开(公告)日:2023-08-11
申请号:CN201880056697.0
申请日:2018-08-29
Applicant: 株式会社电装
IPC: H01L29/78 , H01L21/205 , H01L21/336 , H01L29/12
Abstract: 第1导电型的源极区域(8)构成为,其第2导电型的基区(6)侧和其与源极电极(15)欧姆接触的表面侧相比杂质浓度低。例如,将源极区域(8)由设为较低浓度的第1源极区域(8a)和设为比其高浓度的第2源极区域(8b)构成。由此,能够减小负载短路时的饱和电流值,能够使SiC半导体装置的短路耐量提高。
-
-
公开(公告)号:CN114762128A
公开(公告)日:2022-07-15
申请号:CN201980102398.0
申请日:2019-11-22
Applicant: 株式会社电装
Abstract: 开关元件具备设置有沟槽的半导体基板、栅极绝缘膜以及栅极电极。半导体基板具有源极区、体区、漂移区、第一电场缓和区以及连接区。漂移区在体区的下侧的沟槽的侧面及沟槽的底面与栅极绝缘膜相接。第一电场缓和区被配置于漂移区的内部,与沟槽的底面隔开间隔地被配置于沟槽的下部,沿着沟槽的底面延伸。连接区以到达第一电场缓和区的方式从体区向下侧突出,在从上方俯视时,在与沟槽交叉的方向上较长地延伸。在将连接区的介电常数设为ε(F/cm)、将连接区的临界电场强度设为Ec(V/cm)、将元电荷设为e(C)、将从上方俯视位于沟槽的下部的连接区时的p型杂质的面密度设为Q(cm‑2)时,满足Q>ε·Ec/e。
-
-
-
-
-
-
-
-
-