半导体装置
    11.
    发明授权

    公开(公告)号:CN113614883B

    公开(公告)日:2023-08-04

    申请号:CN202080023863.4

    申请日:2020-03-26

    Abstract: 设单元部(1)中的在漂移层(12)与基体区域(13)的层叠方向上与保护膜(60)重叠的区域为第1单元部(1a),设与第1单元部(1a)不同的区域为第2单元部(1b),在第1单元部(1a)及第2单元部(1b)形成有栅极构造。并且,第1电极(20)中,设位于第1单元部(1a)的部位为第1部位(20a),设位于第2单元部(1b)的部位为第2部位(20b),设从半导体基板(10)的一面(100a)到第1电极(20)中的与一面(100a)相反侧的表面之间的长度为膜厚,第1部位(20a)具有膜厚比第2部位(20b)厚的部分。

    半导体装置
    12.
    发明公开
    半导体装置 审中-实审

    公开(公告)号:CN115088080A

    公开(公告)日:2022-09-20

    申请号:CN201980102660.1

    申请日:2019-12-03

    Abstract: 一种半导体装置,外周区域具有p型的多个表面耐压区域和配置在比上述多个表面耐压区域靠下侧的p型的多个深部耐压区域。将内周侧表面耐压区域与外周侧表面耐压区域之间的间隔的宽度设为Ws(m),将上述内周侧表面耐压区域与上述外周侧表面耐压区域之间的表面间隔区域的n型杂质浓度设为Ns(m-3),将位于上述表面耐压区域与上述深部耐压区域之间的深度范围内的漂移区域的n型杂质浓度设为Nv(m-3),将上述内周侧表面耐压区域与特定深部耐压区域之间的间隔的宽度设为W v1(m),将上述外周侧表面耐压区域与特定深部耐压区域之间的间隔的宽度设为Wv2(m)时,满足Nv(Wv1+Wv2)2<Ns·Ws2的关系。

    半导体装置
    13.
    发明授权

    公开(公告)号:CN110073497B

    公开(公告)日:2022-07-08

    申请号:CN201780076727.X

    申请日:2017-11-28

    Abstract: 一种半导体装置,其具有半导体衬底、设置在半导体衬底的前表面中的第一沟槽、设置在第一沟槽内部的阳极电极、以及设置在半导体衬底的背表面上的阴极电极。所述半导体衬底具有第一p型区域、第二p型区域和与第一p型区域和第二p型区域接触的主n型区域,并且与第一沟槽的侧表面中的阳极电极形成肖特基接触。半导体衬底满足下述关系,即,当在平面图中观察前表面时,第一沟槽的面积小于主n型区域与在第一沟槽的侧表面中的阳极电极相接触的肖特基界面的面积。

    碳化硅半导体装置及其制造方法

    公开(公告)号:CN113826213A

    公开(公告)日:2021-12-21

    申请号:CN202080036895.8

    申请日:2020-05-22

    Abstract: 通过用外延层构成源极区域(4),减小基极区域(3)的厚度的不均,抑制阈值Vt的不均。此外,关于栅极沟槽(6)的侧面,在单元部(RC)的外侧,与单元部内的源极区域中的与基极区域相接的由外延层构成的部分相比,相对于衬底(1)的主表面的法线方向倾斜。由此,使得栅极绝缘膜(7)即使在单元部内成为厚度较薄的薄膜部,在单元部的外部也成为厚度较厚的厚膜部。

    开关元件
    19.
    发明公开
    开关元件 审中-实审

    公开(公告)号:CN114762128A

    公开(公告)日:2022-07-15

    申请号:CN201980102398.0

    申请日:2019-11-22

    Abstract: 开关元件具备设置有沟槽的半导体基板、栅极绝缘膜以及栅极电极。半导体基板具有源极区、体区、漂移区、第一电场缓和区以及连接区。漂移区在体区的下侧的沟槽的侧面及沟槽的底面与栅极绝缘膜相接。第一电场缓和区被配置于漂移区的内部,与沟槽的底面隔开间隔地被配置于沟槽的下部,沿着沟槽的底面延伸。连接区以到达第一电场缓和区的方式从体区向下侧突出,在从上方俯视时,在与沟槽交叉的方向上较长地延伸。在将连接区的介电常数设为ε(F/cm)、将连接区的临界电场强度设为Ec(V/cm)、将元电荷设为e(C)、将从上方俯视位于沟槽的下部的连接区时的p型杂质的面密度设为Q(cm‑2)时,满足Q>ε·Ec/e。

Patent Agency Ranking