-
公开(公告)号:CN103155412B
公开(公告)日:2015-12-02
申请号:CN201180041593.0
申请日:2011-08-31
Applicant: 夏普株式会社
IPC: H03K19/0175 , H03K19/094
CPC classification number: G05F3/16 , G09G3/3674 , G09G2310/0286 , G09G2310/0291 , H04L25/0272
Abstract: 本信号处理电路包括:第一及第二输入端子;输出端子;第一输出部,该第一输出部包含上述自举电容,并与第二输入端子及输出端子相连接;第二输出部,该第二输出部与上述第一输入端子、第一电源以及输出端子相连接;电荷控制部,该电荷控制部与上述第一输入端子相连接,并对上述自举电容的电荷进行控制;以及电阻,该电阻的一端与输出端子相连接,并且另一端与第二电源相连接。由此,在自举效应停止后也能维持输出电位。
-
公开(公告)号:CN102460971B
公开(公告)日:2015-01-07
申请号:CN201080026980.2
申请日:2010-03-26
Applicant: 夏普株式会社
IPC: H03K3/356 , G02F1/133 , G09G3/20 , G11C19/00 , G11C19/28 , H03K17/00 , H03K17/687 , H03K23/00 , G09G3/36
CPC classification number: G09G3/3677 , G09G3/3655 , G09G3/3688 , G09G2300/0876 , G09G2310/0286 , G11C19/28 , H03K3/356104
Abstract: 一种触发器,包括:由P沟道的第一晶体管和N沟道的第二晶体管的栅极端子彼此连接且漏极端子彼此连接而得的第一CMOS电路;由P沟道的第三晶体管和N沟道的第四晶体管的栅极端子彼此连接且漏极端子彼此连接而得的第二CMOS电路;多个输入端子;以及第一输出端子和第二输出端子,第一CMOS电路的栅极侧、第二CMOS电路的漏极侧和第一输出端子连接,并且第二CMOS电路的栅极侧、第一CMOS电路的漏极侧和第二输出端子连接,上述第一晶体管至第四晶体管包括源极端子与上述多个输入端子的一个连接的输入晶体管。根据上述结构,能够实现触发器的小型化。
-
公开(公告)号:CN103098373A
公开(公告)日:2013-05-08
申请号:CN201180042280.7
申请日:2011-08-31
Applicant: 夏普株式会社
IPC: H03K3/356 , G02F1/133 , G09G3/20 , G09G3/36 , G11C19/00 , G11C19/28 , H03K17/687 , H03K19/0175
CPC classification number: H03K3/02 , G09G3/3677 , G09G2310/0286 , G11C19/184 , G11C19/28
Abstract: 本触发器包括:输入及输出端子;第1及第2控制信号端子;第1输出部,该第1输出部包括自举电容,并与第1控制信号端子及输出端子连接;第2输出部,该第2输出部与第1输出部及输出端子连接;第1输入部,该第1输入部与输入端子连接,并对自举电容进行充电;放电部,该放电部对自举电容进行放电;第2输入部,该第2输入部与输入端子相连接,并与第2输出部相连接;复位部,该复位部与第2控制信号端子相连接,并对放电部及第2输出部进行控制;第1初始化部,该第1初始化部控制第1输出部;第2初始化部,该第2初始化部控制第1输出部;以及第3初始化部,该第3初始化部对放电部及第2输出部进行控制。由此,能够实现在与时钟信号无关的情况下进行全导通动作的移位寄存器。
-
公开(公告)号:CN103081360A
公开(公告)日:2013-05-01
申请号:CN201180041132.3
申请日:2011-08-31
Applicant: 夏普株式会社
IPC: H03K17/687 , G09G3/20 , H03K17/06 , H03K19/0175 , H03K19/094
CPC classification number: H03K17/005 , G09G3/3677 , G09G2310/0286 , G09G2310/08 , G11C19/184 , G11C19/28 , H03K19/00315
Abstract: 本发明的信号处理电路包括:第1~第3输入端子;第1节点及第2节点;第1信号生成部,该第1信号生成部与第1节点、第3输入端子及输出端子相连接,并包含自举电容;以及第2信号生成部,该第2信号生成部与第2节点、第1电源及输出端子相连接,在该信号处理电路中,若第1输入端子变为激活状态,则第1节点变为激活状态,若第2输入端子变为激活状态,则第2节点变为激活状态,并且上述输出端子经由电阻与第1电源连接。由此,能够提高动作的稳定性。
-
公开(公告)号:CN102460559A
公开(公告)日:2012-05-16
申请号:CN201080026979.X
申请日:2010-03-18
Applicant: 夏普株式会社
Abstract: 在移位寄存器的各级具备被输入初始化用信号(INITB)的置位复位型触发器、被输入同时选择信号(AONB)且利用上述触发器的输出(Q)生成本级的输出信号(OUT)的信号生成电路,在初始化用信号(INITB)为有效时,无论置位用信号(SB)和复位用信号(R)各自为有效还是无效,上述触发器的输出(Q)都成为无效,上述初始化用信号(INITB)在上述同时选择结束前设为有效,在结束后设为无效。这样,在以规定的定时进行多个信号线的同时选择的显示驱动电路中,能够使同时选择结束后的移位寄存器的动作稳定化。
-
公开(公告)号:CN101842969A
公开(公告)日:2010-09-22
申请号:CN200880113587.X
申请日:2008-09-01
Applicant: 夏普株式会社
IPC: H02M3/07
CPC classification number: H02M3/073 , H02M2003/077
Abstract: 本发明的目的在于提供一种电源电路,所述电源电路包含即使是仅使用N沟道型晶体管作为开关元件的结构也不会发生阈值降的电荷泵方式的升压部。当在升压部(11a)的第1电容器(C1)的一端(N4)得到升压后的电压时,升压控制部(11b)将该升压后的电压施加到第3电容器(C3)而进一步地升压,由此使第1晶体管(Q1)处于导通状态,在升压部(11a)的第2电容器(C2)的一端(N2)得到升压后的电压时,将该升压后的电压施加到第4电容器(C4)来进一步地升压,由此使第2晶体管(Q2)处于导通状态。因此,作为输出侧开关元件的第1晶体管和第2晶体管(Q1、Q2)的阈值降被消除。
-
公开(公告)号:CN101821929A
公开(公告)日:2010-09-01
申请号:CN200880110979.0
申请日:2008-07-24
Applicant: 夏普株式会社
IPC: H02M3/07
CPC classification number: H02M3/073
Abstract: 本发明的目的在于提供一种包括即使仅使用N沟道型晶体管作为开关元件也不产生阈值降的电荷泵方式的升压部的电源电路。在驱动部(11b)中生成要施加到升压部(11a)中与电容器(C1)和(C2)的一端分别连接的晶体管(Q1、Q3)和(Q2、Q4)的各栅极端子的控制信号。对驱动部(11b)的电容器(C3、C4)所连接的输入端子(Ti3、Ti4)施加电压在-VDD和VDD之间交替变化的时钟信号DCK2、DCK2B作为使施加到上述电容器(C1、C2)的另一端的时钟信号DCK1、DCK1B进行电平移位的信号(VDD是来自外部的输入电源电压)。由此,该驱动部11b生成电压在VDD和3VDD之间交替变化的信号作为上述控制信号。
-
公开(公告)号:CN101785065A
公开(公告)日:2010-07-21
申请号:CN200880103468.6
申请日:2008-05-15
Applicant: 夏普株式会社
CPC classification number: G11C19/184 , G09G3/3677 , G09G3/3688 , G09G2310/0286 , G09G2330/021
Abstract: 在移位寄存器(10)的单元电路(11)中设置:由晶体管(T1、T2)、电容(C1)构成的自举电路;晶体管(T3、T4);以及复位信号生成电路(12)。复位信号生成电路(12)利用高电平期间不重叠的两相的时钟信号(CK、CKB),生成通常为高电平、在输入信号(IN)为高电平时变为低电平的复位信号。在复位信号为高电平的期间内,利用晶体管(T3、T4)进行节点(N1)的放电和输出信号(OUT)的下拉。通过这样,可获得能够不流过贯通电流而通常将输出信号(OUT)固定为低电平的低功耗的移位寄存器。
-
公开(公告)号:CN107615392B
公开(公告)日:2020-11-10
申请号:CN201680024299.1
申请日:2016-04-21
Applicant: 夏普株式会社
Abstract: 本发明提供一种移位寄存器。在移位寄存器的单位电路(11)中设有在全导通输出时通过漏极端子将截止电位提供到节点(n1)的晶体管(Tr10)。将全导通控制信号(AON)提供到晶体管(Tr10)的栅极端子。对晶体管(Tr10)的源极端子不提供从电源电路供给的低电平电位(VSS),而是提供在全导通输出时成为低电平的初始化信号(INIT)。因为全导通控制信号(AON)和初始化信号(INIT)从外部被供给,所以即使在通常动作时噪声叠加于低电平电位(VSS)的情况下,晶体管(Tr10)也不导通,电荷没有从节点(n1)漏掉。由此,能够对从电源电路供给的截止电位上叠加的噪声所导致的移位寄存器的误动作进行防止。
-
公开(公告)号:CN104137170B
公开(公告)日:2017-03-15
申请号:CN201380010407.6
申请日:2013-02-28
Applicant: 夏普株式会社
CPC classification number: G09G3/3677 , G09G2310/0245 , G09G2310/0286 , G09G2320/0257 , G09G2330/021 , G09G2330/025 , G09G2330/04 , G11C19/28
Abstract: 实现与以往相比不增加电路元件的数量并且不降低耐压可靠性就能进行栅极总线的全选择驱动的显示装置。在构成栅极驱动器内的移位寄存器的级构成电路中,对薄膜晶体管(Tr4)和薄膜晶体管(Tr3)的源极端子提供用于使全部栅极总线同时为选择状态的全选择信号(ALL-ON),全选择信号(ALL-ON)为低电位电源,薄膜晶体管(Tr4)用于使QB节点为低电平,QB节点是为了使扫描信号(OUT)为低电平而设置的;薄膜晶体管(Tr3)用于使Q节点为低电平,Q节点是为了使扫描信号(OUT)为高电平而设置的。对栅极驱动器提供低电位电源的配线(ALL-ON配线)和对栅极驱动器以外的电路提供低电位电源的配线(VSS配线)是相互独立的电源线。
-
-
-
-
-
-
-
-
-