-
公开(公告)号:CN107743183B
公开(公告)日:2020-05-12
申请号:CN201710851545.7
申请日:2017-09-20
Applicant: 北京空间机电研究所
Abstract: 本发明公开了一种高速视频电路多通道融合与数据混编传输系统及方法。其中,该系统包括:高速串行数据接收模块、数据混编合成模块和通道数据融合模块;其中,所述高速串行数据接收模块接收焦面电路发送的若干路串行数字信号进行串并转换得到若干路并行数字信号;所述数据混编合成模块接收若干路并行数字信号,并截取若干路并行数字信号的有效像元量化位数重新编码得到若干路混编后数字信号;所述通道数据融合模块接收若干路混编后数字信号,按照数传格式要求添加辅助数据并且排序后进行通道融合合成一路数字信号。本发明减少了数字传输中的误码,提高了图像信噪比和数据传输效率,并且减少了电路规模,提高了资源利用率。
-
公开(公告)号:CN103780236A
公开(公告)日:2014-05-07
申请号:CN201410048597.7
申请日:2014-02-12
Applicant: 北京空间机电研究所
IPC: H03K17/296
Abstract: 本发明一种基于FPGA的CCD动态高精度时序信号产生电路,包括数字时钟管理单元、分频器单元、通道延时精调单元、组合逻辑单元。采用数字时钟管理单元动态配置产生时钟频率可变的主时钟,用于产生像元时钟;主时钟经过分频器单元产生相位差固定的源信号;然后使用通道延时精调单元实现对高速驱动信号的精确调节,其中通道延时精调单元由8步延时微调子单元和16选1数据选择器组成;最后在组合逻辑单元控制下,对经过精确调节的源信号进行异或和同或运算,产生相应驱动信号,用于CCD动态高精度时序控制。
-
公开(公告)号:CN103036566A
公开(公告)日:2013-04-10
申请号:CN201210531756.X
申请日:2012-12-06
Applicant: 北京空间机电研究所
IPC: H03M1/12
Abstract: 一种模拟前端芯片的在线调节控制器,包括串并转换模块、格式转换及扇出模块、接收读出寄存器数据模块。串并转换模块对外部输入的串口数据进行串并转换,输出并行数据及对应的并行数据使能信号至格式转换及扇出模块。格式转换及扇出模块根据输入的并行数据和对应的并行数据使能信号,输出满足AFE芯片要求的三线串口时序信号,即在线调节AFE芯片Sclk信号、在线调节AFE芯片Sdata信号以及在线调节AFE芯片Sen信号。接收读出寄存器数据模块接收AFE芯片SDO管脚输入的数据,根据格式转换及扇出模块输出的在线调节AFE芯片Sclk信号、在线调节AFE芯片Sen信号,将AFE芯片的寄存器状态做串并转换后输出到固定的存储器中。
-
公开(公告)号:CN101420538B
公开(公告)日:2010-06-30
申请号:CN200810239744.3
申请日:2008-12-17
Applicant: 北京空间机电研究所
IPC: H04N5/335
Abstract: 空间多光谱线阵CCD遥感器成像电路系统,包括焦面驱动单元、图像处理单元、图像合成单元、控制单元,焦面驱动单元中的CCD遥感器对地成像并将所成遥感图像的光学信号按不同光谱分段转换为电信号后送至图像处理单元;图像处理单元对电信号进行放大滤波,并将电信号经输入电平嵌位、相关双采样与暗电平去除、A/D转换后送至图像合成单元;图像合成单元对图像信号进行数据格式转换,将并行信号转换为串行信号,对串行信号和控制单元传来的输出接口的同步时钟与位时钟进行数据电平转换,将TTL电平转换为LVDS电平后输出;控制单元为其余三个单元提供时钟控制信号。本发明采用集中控制方法,可有效解决多个谱段、多个单元电路同步工作的问题。
-
公开(公告)号:CN117857889A
公开(公告)日:2024-04-09
申请号:CN202311792926.4
申请日:2023-12-22
Applicant: 北京空间机电研究所
Abstract: 本发明涉及一种基于国产AI芯片的星上图像处理系统,包括路由处理模块、AI处理模块、刷新上注模块、总线通信模块、管理配电模块。其中,路由处理模块接收相机分系统获取的数据,AI处理模块对接收数据进行实时处理,刷新上注模块接收卫星平台数据并进行上注程序控制,总线通信模块接收来自卫星管理平台的输入数据,管理配电模块连接卫星平台的一次电源并为本发明系统提供用电保障。本发明提供的系统可以实现遥感图像在轨实时智能处理,提高卫星工作效率、减少数传通道压力;并且通过算法的迭代优化,可以实时在轨上注更新,实现在轨图像数据预处理,目标智能检测与跟踪等功能。
-
公开(公告)号:CN110865962B
公开(公告)日:2020-11-20
申请号:CN201910955403.4
申请日:2019-10-09
Applicant: 北京空间机电研究所
Abstract: 一种动态可配置高精度高可靠的时钟网络,包括若干网络单元,各网络单元按照菊花链环状拓扑结构构成顺时针首尾相链的时钟网络,其中,时钟基准流是各时钟单元的时钟基准,由本网络单元本地基准和外部输入基准中选出,同时上一级网络单元输出时钟基准作为下一级网络单元的外部输入的时钟基准;配置信息流是各网络单元的配置信息通道,按照菊花链顺时针依次串成环状拓扑结构,使配置信息流按环状顺序遍历整个时钟网络。本发明可以通过远程配置消除由于时钟器件由于老化引起同步精度下降的问题,大幅度延长时钟网络的工作时间。
-
公开(公告)号:CN110865962A
公开(公告)日:2020-03-06
申请号:CN201910955403.4
申请日:2019-10-09
Applicant: 北京空间机电研究所
Abstract: 一种动态可配置高精度高可靠的时钟网络,包括若干网络单元,各网络单元按照菊花链环状拓扑结构构成顺时针首尾相链的时钟网络,其中,时钟基准流是各时钟单元的时钟基准,由本网络单元本地基准和外部输入基准中选出,同时上一级网络单元输出时钟基准作为下一级网络单元的外部输入的时钟基准;配置信息流是各网络单元的配置信息通道,按照菊花链顺时针依次串成环状拓扑结构,使配置信息流按环状顺序遍历整个时钟网络。本发明可以通过远程配置消除由于时钟器件由于老化引起同步精度下降的问题,大幅度延长时钟网络的工作时间。
-
公开(公告)号:CN110650299A
公开(公告)日:2020-01-03
申请号:CN201910849132.4
申请日:2019-09-09
Applicant: 北京空间机电研究所
Abstract: 本发明涉及一种电荷域和数字域混合双向TDI累加系统及方法,控制时间延迟积分探测器进行电荷转移,分时对每个子感光区域内n级感光像元针对同一景物感光产生的电荷,在电荷域按列进行累加,将累加后的电荷进行量化并输出灰度值,得到按TDI扫描方向分时产生的M组数字图像;将在先产生的数字图像经过时间延迟后与在后的数字图像在数字域按列叠加,从而实现景物在TDI方向上的精准匹配。本发明解决了单纯使用数字域TDI累加次数过多导致图像信噪比严重降低的问题和电荷域超大级数感光器件的工艺瓶颈问题。
-
公开(公告)号:CN105117513B
公开(公告)日:2018-08-07
申请号:CN201510441118.2
申请日:2015-07-24
Applicant: 北京空间机电研究所
IPC: G06F17/50
Abstract: 本发明为种FPGA布局布线延时特性测试方法,包括,S1,对FPGA进行结构分析;S2,根据步骤S1分析得到的结果,设计测试模块和相应的测试软件;S3,对步骤S2得到的测试模块,利用综合工具进行综合;S4,对步骤S3得到的综合结果利用编译工具进行编译;S5,在步骤S4的基础上利用布局工具进行约束,根据FPGA整体布局特性对测试模块进行分配,对寄存器进行分配定位;S6,在步骤S5的基础上利用布局布线工具进行布局布线,由时序分析工具得到各信号路径延时特性。本发明通过分析FPGA结构特性设计测试模块,并进行人工布局布线,易于了解信号路径延时特性。
-
公开(公告)号:CN103036566B
公开(公告)日:2015-09-23
申请号:CN201210531756.X
申请日:2012-12-06
Applicant: 北京空间机电研究所
IPC: H03M1/12
Abstract: 一种模拟前端芯片的在线调节控制器,包括串并转换模块、格式转换及扇出模块、接收读出寄存器数据模块。串并转换模块对外部输入的串口数据进行串并转换,输出并行数据及对应的并行数据使能信号至格式转换及扇出模块。格式转换及扇出模块根据输入的并行数据和对应的并行数据使能信号,输出满足AFE芯片要求的三线串口时序信号,即在线调节AFE芯片Sclk信号、在线调节AFE芯片Sdata信号以及在线调节AFE芯片Sen信号。接收读出寄存器数据模块接收AFE芯片SDO管脚输入的数据,根据格式转换及扇出模块输出的在线调节AFE芯片Sclk信号、在线调节AFE芯片Sen信号,将AFE芯片的寄存器状态做串并转换后输出到固定的存储器中。
-
-
-
-
-
-
-
-
-