一种基于资源预留的中继卫星系统资源调度方法

    公开(公告)号:CN106851749A

    公开(公告)日:2017-06-13

    申请号:CN201710221987.3

    申请日:2017-04-06

    Abstract: 一种基于资源预留的中继卫星系统资源调度方法,在预设条件下进行中继卫星系统资源调度,具体包括步骤:判断待调度业务集是否为空;若否,从待调度业务集中选取优先级最高的业务,并判断选定的业务是突发业务还是常规业务;若选定的业务为突发业务,则对选定的业务进行调度,若选定的业务为常规业务,判断可用资源集占总资源集的比例是否大于预设的资源预留率,若大于,则对选定的业务进行调度,否则,对选定的业务进行降级处理,继续选取优先级最高的业务;对调度的业务进行资源匹配。通过资源预留机制,解决了突发业务快速调度的问题,可用于卫星网络中大规模的动态资源调度问题,加快了调度的响应速度,并提高了资源的有效利用率。

    一种基于高速LVDS信号进行网络通信的设备

    公开(公告)号:CN103595447B

    公开(公告)日:2016-05-25

    申请号:CN201310617718.0

    申请日:2013-11-29

    Inventor: 邓松峰 李贤 叶恒

    Abstract: 一种基于高速LVDS信号进行网络通信的设备,其包括顺序连接的核心处理器、网络接口处理器以及中继处理器;所述核心处理器完成网络层协议解帧,所述网络接口处理器完成数据链路层协议解帧,所述中继处理器完成物理层数据处理并进行接口串并联转换;所述网络接口处理器与所述中继处理器进行高速LVDS信号的传输,所述中继处理器通过两同轴电缆接口与两同轴电缆连接,通过其中的一根同轴电缆发送信号,通过另一根同轴电缆接收信号。本发明提供的同轴电缆的传输接口稳定,采用该接口的基于高速LVDS信号进行网络通信的设备可以实现采用2根高速同轴电缆进行千兆以太网通信。

    一种提高IP over CCSDS传输效率的方法

    公开(公告)号:CN113612699B

    公开(公告)日:2023-12-08

    申请号:CN202110883813.X

    申请日:2021-08-02

    Abstract: 本发明公开了一种提高IP over CCSDS传输效率的方法,包括:在IP over CCSDS协议转换设备的网络接口处按照实时数据和延时数据对星上网络数据进行分包;将网络固存集成在IP over CCSDS协议转换设备中,并针对网络延时数据增加开辟大容量延时IP缓存;在网络固存与大容量延时IP缓存间使用LVDS接口进行匀速IP数据传输,并使用专用直连通道实时反馈当前IP缓存列队状态;网络固存根据当前IP缓存列队状态对LVDS传输速率进行快速、平滑调整。本方法基于在IP over CCSDS协议转换设备中进行网络分包和大容量固存集成,将外部延时网络数据的波动、突发传输转换为设备内部LVDS接口IP匀速传输,结合输出接口的优先级调度,既保证了关键数据传输的实时性,又大大提高了IP over CCSDS传输效率。

    一种基于天地网关的高速网络预处理装置

    公开(公告)号:CN111163106B

    公开(公告)日:2022-03-25

    申请号:CN202010002828.6

    申请日:2020-01-02

    Abstract: 本发明公开了一种基于天地网关的高速网络预处理装置,采用基于FPGA的并行处理架构,实现航天器内部网络和网关协议转换模块之间的网络数据路由,包括:主控处理FPGA和协处理DSP,其中,所述主控处理FPGA对上行数据和下行数据进行高速接口协议处理、网络路由转发以及高速缓存;所述协处理DSP具备标准TCP/IP协议栈,通过GMII接口与所述主控处理FPGA进行网络通信,完成与航天器内部网络之间的链路建立、网络管理和流量控制;所述主控处理FPGA对网络IP包进行预先识别:将下行传输业务包直接高速处理输出,将网络链路ARP包、ICMP包、网络管理包和流量控制包转发至协处理DSP进行协议处理。本发明大大提升了网关设备的处理速度、通用性和可扩展性,降低了维护和升级难度。

    一种基于天地网关的高速网络预处理装置

    公开(公告)号:CN111163106A

    公开(公告)日:2020-05-15

    申请号:CN202010002828.6

    申请日:2020-01-02

    Abstract: 本发明公开了一种基于天地网关的高速网络预处理装置,采用基于FPGA的并行处理架构,实现航天器内部网络和网关协议转换模块之间的网络数据路由,包括:主控处理FPGA和协处理DSP,其中,所述主控处理FPGA对上行数据和下行数据进行高速接口协议处理、网络路由转发以及高速缓存;所述协处理DSP具备标准TCP/IP协议栈,通过GMII接口与所述主控处理FPGA进行网络通信,完成与航天器内部网络之间的链路建立、网络管理和流量控制;所述主控处理FPGA对网络IP包进行预先识别:将下行传输业务包直接高速处理输出,将网络链路ARP包、ICMP包、网络管理包和流量控制包转发至协处理DSP进行协议处理。本发明大大提升了网关设备的处理速度、通用性和可扩展性,降低了维护和升级难度。

    一种抗空间单粒子翻转的并行加扰方法

    公开(公告)号:CN107547162B

    公开(公告)日:2019-02-26

    申请号:CN201710866715.9

    申请日:2017-09-22

    Abstract: 一种抗空间单粒子翻转的并行加扰方法,包括步骤:在FPGA内部创建第一扰码表、第二扰码表和第三扰码表;根据加扰多项式采用8级移位寄存器动态生成扰码序列;将生成的扰码序列按字节同时写入第一扰码表、第二扰码表和第三扰码表的相同地址中;读取格式化数据的同时从第一扰码表读取第一扰码、从第二扰码表读取第二扰码和从第三扰码表读取第三扰码,并对第一扰码、第二扰码和第三扰码进行三取二操作获得最终扰码;将最终扰码对读取的格式化数据进行加扰操作。由于在FPGA内部创建三份相同的扰码表,并三取二操作获得最终的扰码,三份码表同一位置同时发生单粒子翻转的概率极低,从而提高了并行加扰设计的抗单粒子翻转能力与可靠性。

Patent Agency Ranking