一种测量高精度AOS链路网络数据处理延时的方法及系统

    公开(公告)号:CN114726761B

    公开(公告)日:2024-07-26

    申请号:CN202210285632.1

    申请日:2022-03-23

    Abstract: 本发明公开了一种测量高精度AOS链路网络数据处理延时的方法,包括S1:获取网络数据I P包,并在其UDP数据区插入发送时间码;S2:进行计算校验并送入至AOS链路处理器;S3:抓取AOS帧,并在AOS帧尾部插入接收时间码;S4:依次进行解扰和虚拟信道分包,分成若干路虚拟信道AOS帧,获取虚拟信道信息;S5:进行I P包提取得到相对应的I P信息;S6:进行延时计算得到延时信息;S7:根据虚拟信道信息、I P信息和延时信息形成映射表以显示和分析。采用FPGA硬件,直接抓取底层IP数据和AOS帧数据进行时间码插入,提高实时性,减小对原AOS链路的影响;采用同一个时间基准,提高测量精度;可以精确对每一个虚拟信道、每一种IP的延迟进行实时统计和计算。

    一种高级在轨系统的集中式参数管理装置及方法

    公开(公告)号:CN111404750B

    公开(公告)日:2022-11-01

    申请号:CN202010201920.5

    申请日:2020-03-20

    Abstract: 本发明公开了一种高级在轨系统集中式参数管理装置与方法,包括1553B总线控制模块、参数管理模块、出厂参数存储单元和工作参数存储单元。参数管理模块采用高可靠反熔丝FPGA芯片,实现对高级在轨系统(AOS)参数的集中式统一管理,支持通过1553B总线上注参数进行在轨更改,同时支持参数分组选择、参数恢复出厂设置等。本发明通过将高级在轨系统(AOS)各类参数进行统一管理和分发,提高了系统集成度、通用性、灵活性和可靠性;同时,通过采用出厂参数和工作参数独立存储、参数三模冗余和回写等手段,进一步增强了参数管理装置的抗单粒子翻转能力,确保了空间应用环境下参数的可靠性。

    一种可自恢复的多电压闩锁保护装置

    公开(公告)号:CN114649801A

    公开(公告)日:2022-06-21

    申请号:CN202210285574.2

    申请日:2022-03-23

    Abstract: 本发明公开了一种可自恢复的多电压闩锁保护装置,包括用于接收外部输入电源进行限流并输出的限流芯片。用于接收限流后的电源并进行电源转换至功能电路所需电压,为功能电路提供工作电源的二次电源转换单元。以对若干限流保护电路进行保护相互配合的非门电路与延时控制子电路。本发明通过专用限流芯片进行闩锁限流保护,对供电路径压降影响较小。本发明对多电压功能电路的每路电压独立设置限流保护阈值,提高了闩锁限流保护的有效性。本发明任意路电压发生闩锁限流后,电路可同步关断所有电压,通过限流芯片自动重启并按照供电时序要求顺序启动供电,不需人工干预实现闩锁自恢复,大大降低了闩锁影响,去除了人工干预。

    一种基于天地网关的高速网络预处理装置

    公开(公告)号:CN111163106B

    公开(公告)日:2022-03-25

    申请号:CN202010002828.6

    申请日:2020-01-02

    Abstract: 本发明公开了一种基于天地网关的高速网络预处理装置,采用基于FPGA的并行处理架构,实现航天器内部网络和网关协议转换模块之间的网络数据路由,包括:主控处理FPGA和协处理DSP,其中,所述主控处理FPGA对上行数据和下行数据进行高速接口协议处理、网络路由转发以及高速缓存;所述协处理DSP具备标准TCP/IP协议栈,通过GMII接口与所述主控处理FPGA进行网络通信,完成与航天器内部网络之间的链路建立、网络管理和流量控制;所述主控处理FPGA对网络IP包进行预先识别:将下行传输业务包直接高速处理输出,将网络链路ARP包、ICMP包、网络管理包和流量控制包转发至协处理DSP进行协议处理。本发明大大提升了网关设备的处理速度、通用性和可扩展性,降低了维护和升级难度。

    一种基于天地网关的高速网络预处理装置

    公开(公告)号:CN111163106A

    公开(公告)日:2020-05-15

    申请号:CN202010002828.6

    申请日:2020-01-02

    Abstract: 本发明公开了一种基于天地网关的高速网络预处理装置,采用基于FPGA的并行处理架构,实现航天器内部网络和网关协议转换模块之间的网络数据路由,包括:主控处理FPGA和协处理DSP,其中,所述主控处理FPGA对上行数据和下行数据进行高速接口协议处理、网络路由转发以及高速缓存;所述协处理DSP具备标准TCP/IP协议栈,通过GMII接口与所述主控处理FPGA进行网络通信,完成与航天器内部网络之间的链路建立、网络管理和流量控制;所述主控处理FPGA对网络IP包进行预先识别:将下行传输业务包直接高速处理输出,将网络链路ARP包、ICMP包、网络管理包和流量控制包转发至协处理DSP进行协议处理。本发明大大提升了网关设备的处理速度、通用性和可扩展性,降低了维护和升级难度。

    一种测量高精度AOS链路网络数据处理延时的方法及系统

    公开(公告)号:CN114726761A

    公开(公告)日:2022-07-08

    申请号:CN202210285632.1

    申请日:2022-03-23

    Abstract: 本发明公开了一种测量高精度AOS链路网络数据处理延时的方法,包括S1:获取网络数据I P包,并在其UDP数据区插入发送时间码;S2:进行计算校验并送入至AOS链路处理器;S3:抓取AOS帧,并在AOS帧尾部插入接收时间码;S4:依次进行解扰和虚拟信道分包,分成若干路虚拟信道AOS帧,获取虚拟信道信息;S5:进行I P包提取得到相对应的I P信息;S6:进行延时计算得到延时信息;S7:根据虚拟信道信息、I P信息和延时信息形成映射表以显示和分析。采用FPGA硬件,直接抓取底层IP数据和AOS帧数据进行时间码插入,提高实时性,减小对原AOS链路的影响;采用同一个时间基准,提高测量精度;可以精确对每一个虚拟信道、每一种IP的延迟进行实时统计和计算。

    基于FPGA的高速空间网络数据协议转换与复接装置

    公开(公告)号:CN111556051A

    公开(公告)日:2020-08-18

    申请号:CN202010341627.9

    申请日:2020-04-26

    Abstract: 本发明提供了一种基于FPGA的高速空间网络数据协议转换与复接装置,包括:网络层处理部分和数据链路层处理部分;其中,网络层处理部分包括:高速缓存控制模块,用于对空间网络接收的IP包的中间数据进行缓存;IP包分包模块,用于将IP包进行分类获取分类信息并进行分类缓存;及EPDU包封装模块,用于根据分类信息对IP包进行封装得到EPDU包后分别存入对应的缓存;数据链路层处理部分包括:MPDU包封装模块,用于分别对缓存的EPDU包进行封装得到MPDU包;AOS传输帧封装模块,用于分别对MPDU包进行封装得到AOS传输帧;及信道复接调度模块,用于将AOS传输帧进行信道复接调度后输出至物理信道。

    一种高级在轨系统的集中式参数管理装置及方法

    公开(公告)号:CN111404750A

    公开(公告)日:2020-07-10

    申请号:CN202010201920.5

    申请日:2020-03-20

    Abstract: 本发明公开了一种高级在轨系统集中式参数管理装置与方法,包括1553B总线控制模块、参数管理模块、出厂参数存储单元和工作参数存储单元。参数管理模块采用高可靠反熔丝FPGA芯片,实现对高级在轨系统(AOS)参数的集中式统一管理,支持通过1553B总线上注参数进行在轨更改,同时支持参数分组选择、参数恢复出厂设置等。本发明通过将高级在轨系统(AOS)各类参数进行统一管理和分发,提高了系统集成度、通用性、灵活性和可靠性;同时,通过采用出厂参数和工作参数独立存储、参数三模冗余和回写等手段,进一步增强了参数管理装置的抗单粒子翻转能力,确保了空间应用环境下参数的可靠性。

Patent Agency Ranking