提高部分耗尽型SOI器件射频性能的制备方法

    公开(公告)号:CN103094178A

    公开(公告)日:2013-05-08

    申请号:CN201310015290.2

    申请日:2013-01-16

    Abstract: 本发明提供一种提高部分耗尽型SOI器件射频性能的制备方法。根据本发明的方法,先在绝缘体上材料结构上形成至少一个器件的源区、栅区、及漏区;随后,对所述源区再进行掺杂使所述源区的部分区域为N型、部分区域为P型;最后再在进行了再掺杂的绝缘体上材料结构上再制备电极层以形成SOI器件。由于所制作的结构在源区存在重掺杂的P+区,源区N+区与P+区形成二级管结构,有效释放器件体区的空穴,使得体区电势与源区相等,因此器件的阈值电压不再漂移,从而提高器件的射频性能;此外,相对于业界普遍采用的TB结构,本发明的器件也不需要额外增加器件面积。

    锗悬浮膜式二维光子晶体微腔及制备方法

    公开(公告)号:CN102590936B

    公开(公告)日:2013-04-24

    申请号:CN201110004002.4

    申请日:2011-01-10

    Abstract: 本发明提供一种锗悬浮膜式二维光子晶体微腔,包括:具有埋氧层、且表层为锗悬浮膜层的半导体基底,其中,所述锗悬浮膜层包含光子晶体微腔,所述光子晶体微腔由周期性排列的孔体构成、但部分区域缺失孔体。此外,本发明还提供了该锗悬浮膜式二维光子晶体微腔的制备方法,即先在半导体基底的锗薄膜层中掺杂以形成n型重掺杂层,随后,对重掺杂层进行微机械加工以便在部分区域形成光子晶体微腔,最后,对整片器件进行湿法腐蚀,其中,可通过控制腐蚀时间以控制侧向腐蚀的程度,从而去除光子晶体微腔下的埋氧层实现悬浮膜。本发明的优点在于:能够通过调节悬浮的锗薄膜的应变从而实现锗向直接带隙的转变,并通过光子晶体微腔的增强作用实现发光效率的提高。

    混合共平面SOI衬底结构及其制备方法

    公开(公告)号:CN103021927A

    公开(公告)日:2013-04-03

    申请号:CN201210575312.6

    申请日:2012-12-26

    Abstract: 本发明提供一种混合共平面SOI衬底结构及其制备方法,所述混合共平面SOI衬底结构包括背衬底、位于背衬底上的埋氧化层以及位于埋氧化层上的顶层硅膜;所述顶层硅膜上形成有若干第一区域和若干第二区域,所述第一区域与第二区域间隔排列,并通过隔离墙隔离,所述隔离墙底部到达所述顶层硅膜表面或所述顶层硅膜内;所述第一区域包括锗硅缓冲层及位于其上的应变硅层或弛豫的锗层;所述第二区域的材料为锗或III-V族化合物。本发明利用SiGe缓冲层技术、刻蚀工艺以及图形衬底外延等技术制备低缺陷密度、高晶体质量的锗,III-V族材料或者应变硅混合共平面的SOI衬底结构,能同时提升不同类型MOS(PMOS或NMOS)器件的性能,在光电集成领域也有广泛的应用前景。

    一种高K介质埋层的绝缘体上材料制备方法

    公开(公告)号:CN102820209A

    公开(公告)日:2012-12-12

    申请号:CN201110151803.3

    申请日:2011-06-08

    Abstract: 本发明公开了一种高K介质埋层的绝缘体上材料的制备方法,通过在沉积态的高K介质材料上沉积金属材料并结合退火工艺,使高K介质材料的微观结构由沉积态转变为单晶,从而使高K介质材料有了更好的取向,并通过选择性腐蚀的方法彻底去除不需要的金属材料,沉积半导体材料,最终可得到高质量的绝缘体上材料。采用本发明方法所形成的绝缘体上材料,由于具有高质量的超薄高K介质材料作为埋层,可以更好的控制器件的短沟道效应,为下一代的CMOS器件提供候选的衬底材料。

    基于异质集成和垂直光耦合的硅基InGaAsPIN光电探测器

    公开(公告)号:CN102779892A

    公开(公告)日:2012-11-14

    申请号:CN201110120147.0

    申请日:2011-05-10

    Abstract: 本发明公开了一种基于异质集成和垂直光耦合的硅基InGaAsPIN光电探测器,包括:SOI衬底;制作于SOI衬底顶层硅中的垂直耦合光栅;覆盖于垂直耦合光栅上的BCB键合层;位于BCB键合层之上的抗反射层;位于抗反射层之上的第一导电型磷化铟层;位于第一导电型磷化铟层之上的本征铟镓砷层;以及位于本征铟镓砷层之上的第二导电型磷化铟层;其中,垂直耦合光栅通过刻蚀SOI衬底的顶层硅制成,刻蚀深度为70-110nm;光栅周期为600-680nm;抗反射层的折射率介于BCB键合层与第一导电型磷化铟层之间。本发明的硅基InGaAsPIN光电探测器采用粘合性键合工艺将InP/InGaAs/InP叠堆材料层粘合于刻蚀在SOI衬底上的光栅上,使光与InP/InGaAs/InP层实现垂直耦合,为硅基InGaAs光电探测器的具体应用提供合适的设计及优化方案。

Patent Agency Ranking