-
公开(公告)号:CN107733402A
公开(公告)日:2018-02-23
申请号:CN201710972595.0
申请日:2017-10-18
Applicant: 东南大学 , 东南大学—无锡集成电路技术研究所
Abstract: 本发明公开了面向近阈值低电压的时序监测单元及监测系统,涉及基于片上时序检测的自适应频率调节技术,属于集成电路低功耗设计的技术领域。本发明提供的监测单元以较低的电路成本实现了面向近阈值电压的时监测,通过搭建包含频率控制状态机、锁相环、快速时钟调节模块的监测系统实现系统频率的自适应调节,解决了面向常规电压设计的时序监测电路难以正确工作在近阈值区域以及少有的能面向近阈值电压区工作的时序监测单元面积大且成本高的技术问题。
-
公开(公告)号:CN107689787A
公开(公告)日:2018-02-13
申请号:CN201710675218.0
申请日:2017-08-09
Applicant: 东南大学 , 东南大学—无锡集成电路技术研究所
IPC: H03K17/687
CPC classification number: H03K17/687 , H03K2217/0054 , H03K2217/0063
Abstract: 一种用于半桥结构的高压侧栅驱动电路,其中的脉冲滤波电路包括两条信号通路,两条通路均设有缓冲电路、倒相器单元和整形电路,两个倒相器单元均有四个端口,两个倒相器单元的第一端口为输入端,两个倒相器单元的第二端口分别为输出端,两个倒相器单元的第三端口为固定电位端,两个倒相器单元的第四端口为浮动电位端;若第一端口和第四端口的电压差的绝对值高于倒相器单元阈值电压VTH,第四端口的电信号可以通过第一倒相器单元或第二倒相器单元传递至第二端口;若第一端口和第四端口的电压差绝对值不高于倒相器单元阈值电压VTH,则第四端口的电信号无法通过第一倒相器单元或第二倒相器单元传递至第二端口。
-
公开(公告)号:CN107623523A
公开(公告)日:2018-01-23
申请号:CN201710822019.8
申请日:2017-09-13
Applicant: 东南大学 , 东南大学—无锡集成电路技术研究所
IPC: H03M3/00
Abstract: 本发明公开了一种基于总线分割的数字ΣΔ调制器,包括一阶误差反馈调制器和三阶MASH结构调制器;输入信号总线Xin(z)分割为高M位XM(z)和低L位XL(z)两部分,低位XL(z)输入一阶调制器,其输出同高位XM(z)相加作为三阶调制器的输入,三阶MASH结构调制器将前一级量化噪声信号和输出信号均传递给后一级,等效为在MASH结构的第二级和第三极的输入端添加最低位一比特抖动信号,打破原有的周期性,以此增长输出序列周期,同时在保证输入信号位宽一定情况下,降低了整体电路的硬件开销和功耗。
-
公开(公告)号:CN107623493A
公开(公告)日:2018-01-23
申请号:CN201710821757.0
申请日:2017-09-13
Applicant: 东南大学 , 东南大学—无锡集成电路技术研究所
Abstract: 本发明公开了一种高效率高保真度的包络调制器,包括依次连接的线性放大级(1)、电流传感单元(2)、迟滞比较器(3)、反直通缓冲级(4)和开关放大级(5);线性放大级作为独立的电压源通过反馈网络放大包络信号,同时补偿开关放大级的纹波电流,电流传感单元用来检测线性放大级的输出电流,并在电流传感电阻上产生压降,与迟滞比较器的迟滞电压进行比较,从而改变开关放大级的工作状态,反直通缓冲级用来增强开关放大级输入信号的驱动能力,使得迟滞比较器的输出信号能驱动后级大尺寸的开关管;开关放大级作为受控的电流源给负载提供绝大部分的电流。实现高精度的包络跟踪,相比于传统的包络调制器结构,可实现更高的效率和保真度。
-
公开(公告)号:CN107402744A
公开(公告)日:2017-11-28
申请号:CN201710565865.6
申请日:2017-07-12
Applicant: 东南大学 , 东南大学—无锡集成电路技术研究所
IPC: G06F9/30
CPC classification number: G06F9/30134 , G06F9/30007
Abstract: 本发明公开一种可重构反馈移位寄存器,包括可配置移位寄存器模块、数据抽取模块、运算单元模块和配置信息控制模块。移位寄存器中的数据在每个时钟脉冲左移或右移一定比特数,移动的比特数受配置信息控制,移位寄存器的反馈输入为运算单元模块的输出数据;数据抽取模块可抽取移位寄存器中任意位置的连续比特位的数据,抽取位置受配置信息控制,数据抽取模块有多个并行输出端口;运算单元模块将数据抽取模块抽取的多个数据进行运算后输出到移位寄存器,输出数据的位宽和运算过程受配置信息控制。本发明具有时移步长可配置、数据抽取位置可配置的优点,可以重构实现多种时移步长、数据抽取位置不同的流密码算法,大大提高了流密码算法实现的灵活性。
-
公开(公告)号:CN105912501A
公开(公告)日:2016-08-31
申请号:CN201610299248.1
申请日:2016-05-06
Applicant: 东南大学—无锡集成电路技术研究所
CPC classification number: G06F15/7882 , G06F21/72
Abstract: 本发明公开了一种基于大规模粗粒度可重构处理器的SM4?128加密算法实现方法及系统,该系统包括可重构处理器、微处理器、系统总线;所述可重构计算阵列包括可重构计算阵列块,可重构计算阵列块包括可重构阵列运算行、写端口运算行选择器、读端口运算行选择器;所述微处理器通过系统总线分别与配置控制模块的配置与控制接口,可重构处理器的输入先入先出寄存器组连接,所述输入先入先出寄存器组连接可重构计算阵列,可重构计算阵列连接输出端连接可重构处理器,输出端连接可重构处理器通过系统总线与微处理器连接。该系统及方法针对SM4?128加密算法,通过将多轮迭代在可重构处理器中部分展开和中间结果数据缓存的方式进行优化和加速。
-
公开(公告)号:CN105677521A
公开(公告)日:2016-06-15
申请号:CN201511023314.4
申请日:2015-12-29
Applicant: 东南大学—无锡集成电路技术研究所
CPC classification number: G06F11/2236 , G06F11/2273 , G06N3/123
Abstract: 本发明公开了一种面向移动智能终端处理器的基准测试程序合成方法,该方法用以合成一个测试程序代表多类实际应用对移动智能终端处理器的压力,包括:程序阶段级微结构无关特征提取,程序片段的控制流图构建,程序规模缩减与控制流图重构,典型基本块提取与模板代码设计,自动化的模板匹配,测试程序的迭代改进,最终拼接成一个完整测试程序,使其与原应用程序具有相似的微结构无关特征。本发明方法通过保留原应用程序中更多重要的负载特征,可以使合成的测试程序具有更高的代表性,并通过去除冗余基本块,有效缩减测试程序规模。
-
公开(公告)号:CN105654120A
公开(公告)日:2016-06-08
申请号:CN201510996261.8
申请日:2015-12-25
Applicant: 东南大学—无锡集成电路技术研究所
CPC classification number: G06K9/6223 , G06F11/302 , G06F11/3452
Abstract: 本发明公开了一种基于SOM和K-means两阶段聚类的软件负载特征提取方法,包括以下步骤:(1)从软件执行过程中的动态指令流中提取负载特征:首先将软件执行过程划分为若干个片段,然后对每个程序片段统计特征参数,每个软件会输出多组特征参数,构成一个由多维特征参数组成的矩阵;(2)从特征参数矩阵中提取典型程序片段:利用SOM聚类算法从众多程序片段中找出软件负载特征不同的特征片段簇,再利用K-means聚类算法从同类型的特征片段簇中找出最能代表这个簇特征的片段。本方法同时弥补了SOM收敛时间过长和K-means算法对初始点过于敏感、容易陷入局部最优解的缺陷。
-
公开(公告)号:CN105630458A
公开(公告)日:2016-06-01
申请号:CN201511019177.7
申请日:2015-12-29
Applicant: 东南大学—无锡集成电路技术研究所
CPC classification number: G06F9/3844 , G06F9/3802 , G06N3/088
Abstract: 本发明公开了一种基于人工神经网络的乱序处理器稳态下平均吞吐率的预测方法,借助指令集模拟器的全仿真环境获取目标程序执行阶段的微架构无关参数,再利用SOM和Kmeans算法提取出输入数据中的特征点,最后通过BP神经网络拟合微架构无关参数与稳态平均吞吐率的关系,训练出精度较高的模型。模型训练完成后,通过模拟器获得程序的微架构无关信息,导入到训练好的神经网络中,即可快速准确地预测实际稳态平均吞吐率值。本发明采用人工神经网络,极大地提高了乱序处理器稳态下平均吞吐率的预测精度和速度。
-
公开(公告)号:CN114551379B
公开(公告)日:2025-02-11
申请号:CN202210143845.0
申请日:2022-02-17
Applicant: 东南大学 , 东南大学—无锡集成电路技术研究所
IPC: H01L23/367 , H01L23/373 , H01L23/433 , H01L23/473
Abstract: 本发明公开了一种具有高效散热性能的芯片散热器,包括:装置本体,在装置本体上设有流体凹槽、流体入口,流体凹槽内设有流体出口,流体凹槽连接流体流出通道,流体流出通道与芯片嵌入凹面上层散热层相连接。芯片嵌入凹面上设有流速挡板和喷射微孔道,喷射微孔道与芯片嵌入凹面下层流体流入层相连接。芯片内嵌于芯片嵌入凹面。流体凹槽为矩形凹槽,芯片嵌入凹面为正方形,流体出口、流体入口均为圆柱形,喷射微孔道为圆柱形。装置主体所使用的耐腐蚀金属材料为铜Cu、银Ag或金Au。本发明提供的一种高效散热性能的芯片散热器通过液体冷却,散热效率高,传热系数大,工作稳定性好,适用范围广。
-
-
-
-
-
-
-
-
-